试说明教材中图[tex=2.571x1.0]N2kp/l0sBE3KNtThWOlhcQ==[/tex] 所示的[tex=1.0x1.286]RJXjcyRcc2LJEMSQSxyRbA==[/tex]位数值比较器的工作原理。试用[tex=0.5x1.286]w9szX5MVVkKzPTQtDmrYaA==[/tex]片[tex=0.5x1.286]X6iJNuFeF/rBw2Gd0zF7BQ==[/tex]位数值比较器以并联扩展方式接成[tex=1.0x1.286]hCCGxbNHJsUvIyUrLS1+Qw==[/tex]位数值比较器,画出逻辑电路图,说明其工作原理。
举一反三
- 用[tex=0.5x1.286]X6iJNuFeF/rBw2Gd0zF7BQ==[/tex]片四位数值比较器[tex=3.286x1.286]mWAdOv2oWYLPkQapdmqQXw==[/tex]接成一个十六位二进制数的数值比较器。
- 试用一片[tex=0.5x1.286]X6iJNuFeF/rBw2Gd0zF7BQ==[/tex]位数值比较器[tex=3.286x1.286]mWAdOv2oWYLPkQapdmqQXw==[/tex]和一片[tex=0.5x1.286]X6iJNuFeF/rBw2Gd0zF7BQ==[/tex]位二进制加法器[tex=3.786x1.286]s/bb86uJ74w61pFDT28R0w==[/tex]设计一个[tex=4.357x1.286]xdWd+le+1BRUqLurvBNFdA==[/tex]码到[tex=4.357x1.286]ZgQrTvnzgRCnNVjXGGMCPQ==[/tex] 码的转换电路。
- 试用[tex=0.5x1.286]X6iJNuFeF/rBw2Gd0zF7BQ==[/tex]片[tex=0.5x1.286]X6iJNuFeF/rBw2Gd0zF7BQ==[/tex]位双向移位寄存器[tex=4.5x1.286]xurkuCUpTFON5vCKTipFHQ==[/tex](见图[tex=2.071x1.286]fQRIQy0ZEAM1zA/DOoLWxA==[/tex])接成一个[tex=1.0x1.286]RJXjcyRcc2LJEMSQSxyRbA==[/tex]位双向移位寄存器。[tex=4.5x1.286]xurkuCUpTFON5vCKTipFHQ==[/tex]可用框图表示。[img=621x403]17d3e04b255e6d5.png[/img]
- 试用数值比较器[tex=3.643x1.286]U1ym9vosEBR0qlpSXLp+6w==[/tex]和必要的逻辑门设计一个余[tex=0.5x1.286]w9szX5MVVkKzPTQtDmrYaA==[/tex]码有效性测试电路,当输入为余[tex=0.5x1.286]w9szX5MVVkKzPTQtDmrYaA==[/tex]码时,输出为[tex=0.786x1.286]EUxNqKVfNfrBQZn3ZKQD6Q==[/tex]否则为[tex=0.5x1.286]XgTIkslIRkUR8ajnRk2deg==[/tex]。
- 试根据图[tex=2.5x1.286]NHDdHVE2nwZHa3ndjVI2Uw==[/tex]和图[tex=2.5x1.286]vRK06s0L9AL2oFYR6E4aeg==[/tex]所示的数值比较器逻辑图,使用分模块、分层次设计方法,对两位数值比较器的行为进行描述。要求如下:然后根据图[tex=2.5x1.286]vRK06s0L9AL2oFYR6E4aeg==[/tex]结构,调用上面设计的[tex=0.5x1.286]7rcVY9u25Rg5EdwYVzpzgg==[/tex]位比较器模块和基本门级元件,完成成两位数值比较器的建模。[img=396x234]17d08b6d601c86b.png[/img]