8254计数器电路中,GATE=1表示_______________________________。
A: 允许计数器计数
B: 禁止计数器计数
C: 计数器计数结束
D: 不管有无CLK信号,OUT端都会有规律发生信号电平变换
A: 允许计数器计数
B: 禁止计数器计数
C: 计数器计数结束
D: 不管有无CLK信号,OUT端都会有规律发生信号电平变换
举一反三
- 定时器/计数器8254的计数输入端是( )。 A: CLK B: GATE C: 可以任意设定 D: OUT
- 采用计数器实现九秒倒计时,计数结束用什么信号中止计数?
- 8253工作在方式0时,在计数器工作过程中,门控信号GATE变为低电平后() A: 暂时停止计数 B: 终止本次计数过程,开始新的计数 C: 结束本次计数过程,等待下一次计数的开始 D: 不影响计数器工作
- 计数器正常计数时,当计数达到( )状态,进位输出端会输出一个有效信号,该输出端通常用于多片同步计数器的级联。 A: 最小计数 B: 最大计数 C: 中间计数 D: 初始计数
- 当8253可编程定时/计数器工作在方式0时,控制信号GATE变为低电平后,对计数器的影响是( ) A: 结束本次计数循环,等待下一次计数的开始 B: 暂时停止现行计数工作 C: 不影响本次计数,即计数器的计数工作不受该信号的影响 D: 终止本次计数过程,立即开始新的计数循环