• 2022-07-23
    要将维持阻塞D触发器CT74LS74输出Q置为低电平0时,则输入为()
    A: D=0,[img=41x48]180335cc5f2e2b9.png[/img]=1,[img=48x45]180335cc6937267.png[/img]=1,输入CP负跃变
    B: D=1,[img=41x48]180335cc5f2e2b9.png[/img]=1,[img=48x45]180335cc6937267.png[/img]=1,输入CP正跃变
    C: D=1,[img=41x48]180335cc5f2e2b9.png[/img]=1,[img=48x45]180335cc6937267.png[/img]=0,输入CP正跃变
    D: D=1,[img=41x48]180335cc5f2e2b9.png[/img]=0,[img=48x45]180335cc6937267.png[/img]=1,输入CP正跃变