图mn7.4所示电路中集成运放是理想的,其最大输出电压幅值为±14V。由图可知:电路引入了()(填入反馈组态)交流负反馈,电路的输入电阻趋近于(),电压放大倍数Avf=vo/vi=()。设vi=1V,则vo=()V;若R1开路,则vo变为()V;若R1短路,则vo变为()V;若R2开路,则vo变为()V;若R2短路,则vo变为()V。557ea6a75f61a12f710a4980d0b59930.png
举一反三
- 如图,已知集成运放为理想运放,最大输出电压幅值为±14V,设vi=1V,若R2开路,则vo变为()V[img=638x255]17a3daf40f4d668.png[/img]
- 如图,已知集成运放为理想运放,最大输出电压幅值为±14V,设vi=1V,若R1短路,则vo变为()V[img=638x255]17a3da647896b9c.png[/img]
- 如图,已知集成运放为理想运放,最大输出电压幅值为±14V,设vi=1V,若R2开路,则vo变为( )V[img=501x254]18034fae5a4b6c4.png[/img] A: 0 B: 14 C: 1 D: 11
- 如图,已知集成运放为理想运放,最大输出电压幅值为±14V,设vi=1V,若R2短路,则vo变为( )V[img=501x254]1803c28b85192ae.png[/img] A: 1 B: 0 C: 11 D: 14
- 如图,已知集成运放为理想运放,最大输出电压幅值为±14V,设vi=1V,若R1短路,则vo变为( )V[img=501x254]180310d304b3cfb.png[/img] A: 1 B: 11 C: 14 D: 0