中国大学MOOC: 题干同第21题。(3)对各组芯片的片选逻辑表达式描述,正确的是__________。 --限填大写字母A、B、C或者D A. 低地址端的RAM芯片组,片选逻辑是:A15非·A14非·A13非·A12非·A11非; B. 高地址端的RAM芯片组,片选逻辑是:A15非·A14非·A13·A12·A11非; C. 低地址端EPROM芯片,片选逻辑是:A15非·A14非·A13非·A12; D. 高地址端EPROM芯片,片选逻辑是:A15非·A14非·A13非·A12非;
举一反三
- 中国大学MOOC: 题干同第21题。(3)对各组芯片的片选逻辑表达式描述,正确的是__________。 --限填大写字母A、B、C或者D A. 低地址端的RAM芯片组,片选逻辑是:A15非00b7A14非00b7A13非00b7A12非00b7A11非; B. 高地址端的RAM芯片组,片选逻辑是:A15非00b7A14非00b7A1300b7A1200b7A11非; C. 低地址端EPROM芯片,片选逻辑是:A15非00b7A14非00b7A13非00b7A12; D. 高地址端EPROM芯片,片选逻辑是:A15非00b7A14非00b7A13非00b7A12非;
- 常用来扩展片外程序存储器的芯片有2764、27128和27256,其地址线的根数分别是:() A: 10、11、12 B: 11、12、13 C: 12、13、14 D: 13、14、15
- 晶体的布拉非格子有___种 A: 12 B: 13 C: 14 D: 15
- 使用两片6264存储芯片构成8086系统存储体中10000H~13FFFH的存储空间,其中一个为奇地址存储体,一个为偶地址存储体;根据存储空间地址范围可知:A19=0、A18=0、A17=0、A16=1、A15=0、A14=0,译码方案中可以选择这些地址线作为片外地址线参与芯片的片选控制,如果选择74LS138 译码器,其中一种设计方案为:A16接译码器的控制端G,A15接译码器的控制端G2A端、A14接译码器的控制端G2B端,剩下的A19、A18、A17分别接译码器的C、B、A端,然后选择译码器的Y0输出端和A0作为或逻辑门的两个输入端,则其输出端可以接到两个6264存储芯片的片选端;6264芯片有两个片选端,其中CS1:为低电平有效的片选端,CS2:为高电平有效的片选端,如果直接将或逻辑门的输出端接到偶存储体的CS1片选端和奇存储体的CS2片选端,你觉得这样的设计能完成的数据传输是。 A: 字节数据传输 B: 规则字传输 C: 非规则字传输 D: 以上都不对
- 某种存储器芯片是8KB×4/片,那么它的地址线是( )根。 A: 11 B: 12 C: 13 D: 14