下列不是74LS160处于计数状态必要条件的是()
A: A. Rd非=LD非=1
B: B. CTP=CTT=1
C: C. CP处于上升沿
D: D. CTP和CTT至少一个为1
A: A. Rd非=LD非=1
B: B. CTP=CTT=1
C: C. CP处于上升沿
D: D. CTP和CTT至少一个为1
D
举一反三
- 下列不是74LS160处于计数状态的条件是() A: Rd非=Ld非=1 B: CTP=CTT=1 C: CP处于上升沿 D: CTP和CTT至少一个0
- 计数器74161处于计数功能时,[img=34x29]17e438d08ec87be.png[/img]=(),[img=34x27]17e446f6507360b.png[/img]=(),CTT=CTP=()。(填阿拉伯数字)
- 若D触发器的现态为0,要使D触发器的次态Qn+1为1,应满足如下条件()。 A: SD=1、RD=1、CP上升沿、D=1 B: SD=1、RD=0、CP上升沿、D=1 C: SD=1、RD=1、CP下降沿、D=1 D: SD=1、RD=0、CP下降沿、D=1
- 若JK触发器的现态为0,要使JK触发器的次态Qn+1为1,应满足如下条件()。 A: SD=1、RD=1、CP上升沿、J=1、K=1 B: SD=1、RD=0、CP上升沿、J=0、K=1 C: SD=1、RD=1、CP下降沿、J=1、K=1 D: SD=1、RD=0、CP下降沿、J=0、K=1
- 用两片集成计数器CT74LS161级联构成大容量计数器时,应( )。[img=426x129]17e43e5074d9637.jpg[/img] A: 两片计数器的时钟输入接同一计数脉冲输入 B: 低位片的进位输出接高位片的计数控制端CTT和CTP C: 低位片的计数控制端CTT和CTP接高电平 D: 以上都对
内容
- 0
试用模为16的同步置“0”、同步置“1”计数器74LS163(CTT、CTP同时为1时计数)和八选一的数据选择器74LS151(逻辑符号见下图)设计一个能产生序列信号10110的序列信号发生器。
- 1
74161计数器的控制(CTT、CTP)端的描述正确的是 A: 同步控制 B: 异步控制 C: 低电平时计数保持 D: 以上都不对
- 2
74X163工作在自由计数模式时,两个使能端CTP、CTT应该是什么电平值? A: 00 B: 01 C: 10 D: 11
- 3
74X163工作在自由计数模式时,两个使能端CTP、CTT应该是什么电平值? A: 00 B: 01 C: 10 D: 11
- 4
上升沿触发的边沿D触发器在时钟脉冲CP上升沿到来时D=1,那么在CP上升沿后触发器状态为() A: 0状态 B: 1状态 C: 状态不变 D: 状态不定