• 2022-07-02
    已知逻辑函数[img=114x31]17e0ca395e980e0.png[/img],如图所示,试根据输入波形画出L输出波形[img=243x125]17e0ca396d6bb75.png[/img]
  • 内容

    • 0

      电路如图所示,假设各触发器的初态均为“0”,则电路的输入、输出波形如图(b)所示。[img=368x263]1803c148b797aa2.png[/img]

    • 1

      同步JK触发器电路及输入X波形如图所示,画出Q的输出波形,假设触发器初始状态为0。 [img=232x159]1803d6c696fd46e.png[/img][img=268x131]1803d6c6a1958c1.png[/img] A: [img=251x130]1803d6c6acea005.png[/img] B: [img=251x130]1803d6c6b79e8e0.png[/img] C: [img=251x130]1803d6c6c27bb92.png[/img] D: [img=251x130]1803d6c6ce4686f.png[/img]

    • 2

      已知电路及输入端A、B,时钟CP的波形如图所示,试画出输出端Q的波形,图中触发器为边沿型触发器,初始状态为0。[img=816x213]17d27f97500edd5.png[/img]

    • 3

      已知基本RS触发器的输入信号波形如图所示,试画出输出端Q的波形。设触发器的初始状态为“0”。[img=246x184]17de6f87ab9a73f.png[/img] 未知类型:{'options': ['', '', '', ''], 'type': 102}

    • 4

       试画出图题 5-19 所示电路中触发器输出 Q 1 、Q 2 端的波形,输入端 CLK 的波形如图所示。(设 Q 初始状态为 0)[img=375x150]17ad30304bb2a86.png[/img]