一个存储容量为1M×1位的DRAM芯片,采用地址分时送入的方法,芯片应具有( )根地址线。
A: 5
B: 10
C: 15
D: 20
A: 5
B: 10
C: 15
D: 20
举一反三
- 一个有1M×1位的DRAM,采用地址分时送入的方法,芯片应具有()根地址线。
- 一个有1M×1位的DRAM,采用地址分时送入的方法,芯片应具有根地址线
- 某DRAM芯片,其存储容量为512K00d78位,该芯片的地址线和数据线数目为()。
- 用容量为16Kx1位存储器芯片构成一个32Kx8位的存储系统,需要()根地址线,()根数据线,()个16Kx1位的存储器芯片。
- 利用2M×8位的DRAM芯片,设计一个存储容量为2M×16位的DRAM存储器?数据线、地址线、控制线如何连接?数据线 连,第1个DRAM芯片的8根数据线作为存储器 位数据线的高 位,第2个DRAM芯片的8根数据线作为存储器 位数据线的低 位。 根地址线 连。控制线 连