A: 低电平
B: 高电平
C: 高低电平均有可能
D: 由RC参数决定
举一反三
- 图示由555定时器组成的单稳态触发器,在无触发脉冲[img=15x17]1803461485d1af7.png[/img]时,输出[img=15x17]180346148e63e08.png[/img]的电平为: 。[img=1668x800]180346149ca3cff.png[/img] A: 低电平 B: 高电平 C: 高低电平均有可能 D: 由RC参数决定
- 图示由555定时器组成的单稳态触发器,在无触发脉冲[img=15x17]180380526545e4a.png[/img]时,输出[img=15x17]180380526e61df2.png[/img]的电平为: 。[img=1668x800]180380527ca86f3.png[/img] A: 低电平 B: 高电平 C: 高低电平均有可能 D: 由RC参数决定
- 图示由555定时器组成的单稳态触发器,在无触发脉冲[img=15x17]1803a6a9202325d.png[/img]时,输出[img=15x17]1803a6a9284627c.png[/img]的电平为: 。[img=1668x800]1803a6a934014a5.png[/img] A: 低电平 B: 高电平 C: 高低电平均有可能 D: 由RC参数决定
- 图示由555定时器组成的单稳态触发器,在无触发脉冲[img=15x17]18032b4ce66cd69.png[/img]时,输出[img=15x17]18032b4cee1f77b.png[/img]的电平为: 。[img=1668x800]18032b4cfba2902.png[/img] A: 低电平 B: 高电平 C: 高低电平均有可能 D: 由RC参数决定
- 图示由555定时器组成的单稳态触发器,[img=79x19]1803a6a93c552ee.png[/img],若要求[img=15x17]1803a6a9463204a.png[/img]输出脉冲宽度为1s,则电容C近似为: [img=23x23]1803a6a94ece616.png[/img]。[img=1668x800]1803a6a95bbddf0.png[/img] A: 80 B: 91 C: 100 D: 144
内容
- 0
图示由555定时器组成的单稳态触发器,[img=79x19]1803c14a0c2b77c.png[/img],若要求[img=15x17]1803c14a1507fbf.png[/img]输出脉冲宽度为1s,则电容C近似为: [img=23x23]1803c14a1ce6810.png[/img]。[img=1668x800]1803c14a298d22b.png[/img] A: 80 B: 91 C: 100 D: 144
- 1
已知某TTL门电路的部分参数为:最高输出电平[img=112x22]180307b10fcfaae.png[/img],最大输出低电平[img=112x22]180307b117567e4.png[/img],开门电平[img=138x25]180307b12012494.png[/img],关门电平[img=154x25]180307b128b85aa.png[/img],则其高电平噪声容限[img=51x22]180307b13058506.png[/img]()V。
- 2
由555定时器构成电路如下图所示,试分析电路的功能是 ;触发信号的逻辑电平要求是 。[img=189x159]18038b3e7b4dc41.jpg[/img] A: 压控振荡器,高电平应大于[img=40x43]18038b3e84132d7.png[/img],低电平应小于[img=40x43]18038b3e8d0bf41.png[/img] B: 单稳态触发器,高电平应大于[img=40x43]18038b3e8d0bf41.png[/img],低电平应小于[img=40x43]18038b3e9eb6d90.png[/img] C: 施密特触发器,高电平应大于[img=40x43]18038b3e84132d7.png[/img],低电平应小于[img=40x43]18038b3e9eb6d90.png[/img] D: 多谐振荡器,高电平应大于[img=40x43]18038b3e84132d7.png[/img],低电平应小于[img=40x43]18038b3e84132d7.png[/img]
- 3
图示由555定时器组成的多谐振荡器电路,输出[img=15x17]1803a6a919b4f76.png[/img]的低电平时间为: 。[img=1084x769]1803a6a926fdebd.png[/img] A: [img=58x22]1803a6a92e5fb56.png[/img] B: [img=58x22]1803a6a936ca1e5.png[/img] C: [img=114x25]1803a6a93f4c0bd.png[/img] D: [img=123x25]1803a6a9484e741.png[/img]
- 4
图示由555定时器组成的多谐振荡器电路,输出[img=15x17]180380525b34dc9.png[/img]的低电平时间为: 。[img=1084x769]1803805267c8576.png[/img] A: [img=58x22]180380527172b38.png[/img] B: [img=58x22]180380527afd28e.png[/img] C: [img=114x25]1803805284b2663.png[/img] D: [img=123x25]180380528e840a8.png[/img]