基于VHDL设计的仿真包括有2460门级时序仿真、2461行为仿真、2462功能仿真和2463前端功能仿真这四种,按照自顶向下的设计流程,其先后顺序应该是()。
举一反三
- 基于VHDL设计的仿真包括有①门级时序仿真②行为仿真③功能仿真④前端功能仿真这四种,按照自顶向下的设计流程,其先后顺序应该是:( ) A: ①②③④ B: ②④①③ C: ④③②① D: ②④③①
- 设计验证包括行为仿真、功能仿真、时序仿真和硬件仿真 / 器件测试。
- 将VHDL程序直接送入VHDL仿真器,只根据VHDL的语义对VHDL所描述的内容进行仿真,这种仿真方式称为() A: 行为仿真 B: 功能仿真 C: 时序仿真 D: 门级仿真
- 下列哪个流程是基于EDA软件的FPGA / CPLD一般设计流程( )。 A: 设计输入->;逻辑设计->;逻辑综合->;功能仿真->;布局布线->;时序仿真->;编程下载 B: 逻辑设计->;设计输入->;逻辑综合->;功能仿真->;布局布线->;时序仿真->;编程下载 C: 逻辑设计->;设计输入->;逻辑综合->;时序仿真->;布局布线->;功能仿真->;编程下载 D: 逻辑设计->;设计输入->;逻辑综合->;布局布线->;功能仿真->;时序仿真->;编程下载
- 基于EDA软件的FPGA/CPLD设计流程为:原理图/HDL文本输入→ ______→综合→适配→______→编程下载→硬件测试。 A: 逻辑综合,功能仿真 B: 引脚锁定,时序仿真 C: 配置 ,引脚锁定 D: 功能仿真 ,时序仿真