某8088系统用3片6264(8K00d78bit) SRAM芯片和1片2764(8K00d78bit)ROM芯片构成32KB的内存。其中,RAM的地址范围为00000H~05FFFH,ROM的地址范围为06000H~07FFFH。试利用74LS138译码,画出存储器与8088系统总线的连接图,并标出总线信号的名称。
要求:请在纸上画图,拍张上传
要求:请在纸上画图,拍张上传
(1)地址线:A19:A16=0000;A15、A14、A13分别连接138译码器的C、B、A;A12:A0与3片6264和1片2764的地址线A12:A10并行连接。
(2)138译码器的输出Y0、Y1、Y2与3片6264的片选端(CS相连); 138译码器的输出Y4与2764的片选端(CE相连)。(3)8088系统地址线A12:A0与2764和6264的地址线并行连接,A12:A0,8088数据线:D7:D0与2764和6264的数据线D7:D0并行连接。
(4)MEMR、MEMW分别与6264的读写控制线连接,MEMR与2764的读控制线连接。
(2)138译码器的输出Y0、Y1、Y2与3片6264的片选端(CS相连); 138译码器的输出Y4与2764的片选端(CE相连)。(3)8088系统地址线A12:A0与2764和6264的地址线并行连接,A12:A0,8088数据线:D7:D0与2764和6264的数据线D7:D0并行连接。
(4)MEMR、MEMW分别与6264的读写控制线连接,MEMR与2764的读控制线连接。
举一反三
- 某8088系统用2764 ROM芯片和6264 SRAM芯片构成16KB的内存。其中,ROM的地址范围为0FE000H~0FFFFFH,RAM的地址范围为0F0000H~0F1FFFH。试利用74LS138译码,画出存储器与CPU的连接图,并标出总线信号名称。
- 某8088系统用2764ROM芯片和6264SRAM芯片构成16KB的内存。其中,ROM的地址范围为OFE000H~OFFFFFH,RAM的地址范围为0F000H~OFlFFFH。试利用74LS138译码,画出存储器与CPU的连接图,并标出总线信号名称。
- 为某8位机(地址总线为16条A15~A0)设计一个32KB容量的存储器。要求采用2732和6264芯片及74LS138译码器,其中4Kx8b的EPROM芯片2732构成8KB EPROM区,地址从0000H开始;采用8Kx8b的SRAM芯片6264构成24KB RAM区,地址从2000H开始。采用全译码法产生片选信号。试画出存储器片选信号译码电路,并指出每片存储芯片的地址范围
- 某机CPU可寻址的最大存储空间为64KB,存储器按字节编址,CPU的数据总线宽度为8位。目前系统中使用的存储器容量为8KB,其中:4KB为ROM,拟采用2K21698的ROM芯片,其地址范围为0000H—0FFFH,4KB为RAM,拟采用4K21692的RAM芯片,其地址范围为4000H—4FFFH, (1)需RAM和ROM芯片各多少片? (2)写出各芯片的地址范围? (3)画出各芯片的选择信号图
- 某机器字长8位,试用如下所给芯片设计一个存储器,容量为10KB,其中RAM为高8KB, ROM为低2KB,最低地址为0(RAM芯片类型为:4K×8,ROM芯片类型为:2K×4。 回答:(1)地址线、数据线各为多少根?(2)RAM和ROM的地址范围分别为多少? (3)各种芯片各需多少片?(4)画出存储器结构图及与CPU连接的示意图
内容
- 0
8K×8位的EPROM芯片2764, 构成一个16K×8的ROM存储器系统,需要()片芯片。
- 1
设某系统的CPU有地址线16条,连接了4K ROM和1K RAM。已知ROM用8708芯片(1024×8),RAM用2114芯片(1024×4)。若用高位地址线全译码输出作为各芯片的选片信号,最高地址的4条输出线接ROM,最低地址的输出线接RAM,则各片的地址范围是多少?
- 2
某以8088为CPU的微型计算机内存RAM区为00000H~3FFFFH,若采用6264、62256、2164或21256各需要多少片芯片?
- 3
设计一个4KB ROM与4KB RAM组成的存储器系统,芯片分别选用2716(2K×8)和6116(2K×8),其地址范围分别为4000H~4FFFH和6000H~6FFFH,CPU地址空间为64K,画出存储系统与CPU连接图
- 4
用Intel 6264芯片,构成8K×8的存储器系统,系统总线的高位地址线线与存储芯片的片选端()(直接/间接)连