在简单PLD器件中能够实现组合逻辑电路的结构是
A: 可编程的与阵列或或阵列
B: 不可编程的与阵列或或阵列
C: 输入输出缓冲电路
D: 输入输出逻辑宏单元OLMC
A: 可编程的与阵列或或阵列
B: 不可编程的与阵列或或阵列
C: 输入输出缓冲电路
D: 输入输出逻辑宏单元OLMC
举一反三
- 只读存储器不是: 1.与阵列可编程,或阵列不可编程; 2.与阵列不可编程,或阵列可编程; 3.与阵列可编程,或阵列可编程; 4.与阵列不可编程,或阵列不可编程。
- PAL为可编程阵列器件,其主要结构是( ) A: 与阵列可编程,或阵列亦可编程 B: 与阵列可编程,或阵列固定 C: 与阵列固定,或阵列可编程
- 通用阵列逻辑GAL器件的通用性,是指其输出电路的工作模式,可通过对()进行编程实现。 A: 输出逻辑宏单元OLMC B: 与门阵列 C: 或门阵列 D: 与门阵列和或门阵列
- PLD的一般组成结构由输入电路、( )、或逻辑阵列和输出电路构成。 A: 逻辑宏单元 B: 与逻辑阵列 C: 互补缓冲器 D: 可编程逻辑器件
- PLD器件的基本结构组成有() A: 与阵列 B: 或阵列 C: 输入缓冲电路 D: 输出电路