死区模块控制寄存器选择高电平有效延时设置是( )。
A: 00
B: 01
C: 10
D: 11
A: 00
B: 01
C: 10
D: 11
举一反三
- 死区模块控制寄存器选择高电平有效互补延时设置是( )。 A: 00 B: 01 C: 10 D: 11
- 已知某2输入的电平异步时序逻辑电路,下列可能的输入序列有( )。 A: 00→10→11→01→11→00 B: 00→01→10→11→01→00 C: 00→10→11→01→00→01 D: 00→01→11→10→00→10
- 上题中的 L={字符串长度为偶数,以 1 结尾;或字符串长度为奇数,以 0 结尾} 的一种正则表示为 A: (10 + 11 + 01 + 00) * 0 + (10 + 11 + 01 + 00) *(11 + 01) B: (10 + 11 + 01 + 00) * 0 + (10 + 11 + 01 + 00) * 01 + 11 C: (10 + 11 + 01 + 00) *1 + (10 + 11 + 01 + 00) *(10 + 00) D: (10 + 11 + 01 + 00) *1 + (10 + 11 + 01 + 00) *00 + 10
- 卡诺图中列变量的顺序为_______、_______、_______、_______。 ( ) A: 00、01、10、11 B: 00、01、11、10 C: 00、11、10、01 D: 00、10、01、11
- 卡诺图中两个列变量的顺序为_______、_______、_______、_______。() A: 00、01、10、11 B: 00、01、11、10 C: 00、10、11、01 D: 00、11、10、01