中国大学MOOC: 设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为 。
["http://edu-image.nosdn.127.net/_PhotoUploadUtils_06fa5db5-1e05-4452-8c02-da50115f00e8.png","http://edu-image.nosdn.127.net/_PhotoUploadUtils_3bc80641-8f9b-4d8a-81a6-be253131919f.png"]
举一反三
- 设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为。 A: , B: , C: , D: ,
- 设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为 。 A: [img=128x61]180395a924a6f28.png[/img],[img=128x61]180395a92f12347.png[/img] B: [img=128x61]180395a938fd426.png[/img],[img=128x61]180395a92f12347.png[/img] C: [img=128x61]180395a938fd426.png[/img],[img=106x61]180395a9586417c.png[/img] D: [img=128x61]180395a924a6f28.png[/img],[img=122x61]180395a96e28305.png[/img]
- 设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为 。 A: [img=128x61]1802d4b95f505b2.png[/img],[img=128x61]1802d4b96ac8131.png[/img] B: [img=128x61]1802d4b97599092.png[/img],[img=128x61]1802d4b96ac8131.png[/img] C: [img=128x61]1802d4b97599092.png[/img],[img=106x61]1802d4b99979a4c.png[/img] D: [img=128x61]1802d4b95f505b2.png[/img],[img=122x61]1802d4b9afb0942.png[/img]
- 设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为 。 A: [img=128x61]1802d4b84d37e8b.png[/img],[img=128x61]1802d4b8594339b.png[/img] B: [img=128x61]1802d4b865a6a60.png[/img],[img=128x61]1802d4b8594339b.png[/img] C: [img=128x61]1802d4b865a6a60.png[/img],[img=106x61]1802d4b88825a5c.png[/img] D: [img=128x61]1802d4b84d37e8b.png[/img],[img=122x61]1802d4b89f58799.png[/img]
- 中国大学MOOC: 设计一个同步二进制计数器,控制信号为X,触发器输出为Q1Q0。要求:当X=0时,实现模M=4的加法计数功能;当X=1时,实现模M=3的加法计数功能。若选用JK触发器进行设计,则每个触发器的驱动方程为 。
内容
- 0
JK触发器被触发时,若J=0,K=1,则Q= ____;若J=1,K=0,则Q= ____。
- 1
中国大学MOOC: 4. 若JK触发器的J=1,K=1时,若Q=1,当触发脉冲完成后(即CP=0),Q的状态为( )
- 2
JK触发器的J=1,K=1,当触发脉冲到来时Q*=( )
- 3
用上升沿触发的JK触发器设计一个带有进位输出端,并以自然二进制顺序计数的6进制计数器。要求画出电路图。
- 4
设计一个同步二进制计数器,控制信号为X,触发器输出为Q1Q0...则每个触发器的驱动方程为 。