中国大学MOOC: 设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为 。
举一反三
- 设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为。 A: , B: , C: , D: ,
- 设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为 。 A: [img=128x61]180395a924a6f28.png[/img],[img=128x61]180395a92f12347.png[/img] B: [img=128x61]180395a938fd426.png[/img],[img=128x61]180395a92f12347.png[/img] C: [img=128x61]180395a938fd426.png[/img],[img=106x61]180395a9586417c.png[/img] D: [img=128x61]180395a924a6f28.png[/img],[img=122x61]180395a96e28305.png[/img]
- 设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为 。 A: [img=128x61]1802d4b95f505b2.png[/img],[img=128x61]1802d4b96ac8131.png[/img] B: [img=128x61]1802d4b97599092.png[/img],[img=128x61]1802d4b96ac8131.png[/img] C: [img=128x61]1802d4b97599092.png[/img],[img=106x61]1802d4b99979a4c.png[/img] D: [img=128x61]1802d4b95f505b2.png[/img],[img=122x61]1802d4b9afb0942.png[/img]
- 设计一个同步时序电路,当输入信号X=0时,按二进制规律递增计数;当X=1时,按循环码计数。设触发器的初态Q2Q1为“00”。要求用JK触发器进行设计,则每个触发器的驱动方程为 。 A: [img=128x61]1802d4b84d37e8b.png[/img],[img=128x61]1802d4b8594339b.png[/img] B: [img=128x61]1802d4b865a6a60.png[/img],[img=128x61]1802d4b8594339b.png[/img] C: [img=128x61]1802d4b865a6a60.png[/img],[img=106x61]1802d4b88825a5c.png[/img] D: [img=128x61]1802d4b84d37e8b.png[/img],[img=122x61]1802d4b89f58799.png[/img]
- 中国大学MOOC: 设计一个同步二进制计数器,控制信号为X,触发器输出为Q1Q0。要求:当X=0时,实现模M=4的加法计数功能;当X=1时,实现模M=3的加法计数功能。若选用JK触发器进行设计,则每个触发器的驱动方程为 。