逻辑电路与其输入端的波形如图 所示, 试画出逻辑电路输出端[tex=0.643x1.0]jDVSpgNhHe+VJmgvx3gg1Q==[/tex] 的波形。[img=483x81]17ad28b09af8f94.png[/img]
举一反三
- 在图P3.3(a)所示[tex=1.857x1.0]w7qLY+agLs0VWoyuQOyiQA==[/tex]门电路中,已知输入[tex=3.143x1.214]oFObQtwM9vyjjWL7fjyhww==[/tex]的波形如图P3.3(b)所示,试画出输出[tex=0.643x1.0]O+viFNA0oHTwnBtQyi80Zw==[/tex]的波形,并写出输出[tex=0.643x1.0]O+viFNA0oHTwnBtQyi80Zw==[/tex]的逻辑表达式。[img=606x244]17add7f2fc522db.png[/img]
- 某逻辑电路输入[tex=4.286x1.286]FT+5gfnxggNH4Wev78eIdw==[/tex]及输出的波形如图P4.6所示,试列出真值表,写出输出逻辑表达式,并用最少的门电路实现。[img=331x227]17ae827f8fa95db.png[/img]
- 由或非门组成的基本RS触发器和输入端R、S的波形如图7-40所示,试画出输出Q和[tex=0.786x1.286]YDV/DhNwtngq9wWRMOyOow==[/tex]波形。[img=371x462]17f4f93539ffae5.png[/img]
- 试画出图 5-58 所示电路输出端 [tex=0.643x1.0]ZNFHmWA0ZdLVk5+JS6lDyQ==[/tex] 、 [tex=0.714x1.0]2jbjg7ZWlJKWdhazfiLF1A==[/tex] 的电压波形。输入信号 [tex=0.786x1.0]b4HkKtHXeHofHX/gJc8Agg==[/tex] 和 [tex=2.286x1.0]SGi08XS0VmYCj82anI40eQ==[/tex] 的电压 波形如图中所示。设触发器的初始状态均为 [tex=2.071x1.214]/zawGXszqNIqTDPVPo6wAQ==[/tex]。[br][/br][img=424x316]17a1f7e81aad0c3.png[/img]
- 试画出图题 5-19 所示电路中触发器输出 Q 1 、Q 2 端的波形,输入端 CLK 的波形如图所示。(设 Q 初始状态为 0)[img=375x150]17ad30304bb2a86.png[/img]