试分析图P4, 5所示电路的逻辑功能。[img=541x370]17ae80c81e8d702.png[/img]
(1)由图P4.5写出逻辑表达式[tex=17.5x1.786]+O0xtLDJnxtUF8sd8cKOZpW1hz2T0muMaLNpiAyD9k8S1KPFPE1fgumWpm1AqOdL9CoiIHq98it6cs7r4ZbzEw==[/tex][br][/br][tex=19.643x4.786]ifE9NWj3X6IpRVSt3T5ITpQwm5iKd/iHgM7ZFYafU3hMcfBlLZk5X45Ya4fSK03DiNYVFS19AL0bz1YDi4KewRNyPbWQB/aFCHqg2V0Kri9g6mgLOefXPxtWUo+njgCmAw7eaETNDUAA2bZptUDgOvlhrxdzWSM6WQgE7B17exiM9rZL99kH/aOYO9DN+8y0wRlsqTFr1EG8fv1+s6xorq5wLDI+GDZwA/HsGpRn7AlrUXTT+dEqVOgNs8DBNu5MbT+/UDRXltPwCwVAaqzOEsFVXZleF3SD8PyWbbeccZg=[/tex][br][/br](2) 由逻辑表达式作表题4.5所示真值表[img=815x447]17ae80e83fee447.png[/img][br][/br](3)由真值表可看出,如将[tex=0.786x1.0]Yn3GgEZev6SOu2r4v1WnCw==[/tex]看作被加数,[tex=0.786x1.0]ri6gmnf1+J9dGqG5/1sV6A==[/tex]为加数,[tex=0.714x1.0]J/aA9EEo0KmJFnWWfX7LmQ==[/tex]为低位的进位数,则[tex=1.0x1.214]kYDQcKtyXYrYSa8iK0uqZw==[/tex]为本位和,[tex=1.0x1.214]7kRB8X8AY3D3oQAziuBRmQ==[/tex]为向高位的进位数。所以,图P4.5所示电路的逻辑功能为1位二进制数全加器。
举一反三
- 试分析图所示电路的逻辑功能。[img=537x247]17ae5d150b541f3.png[/img]
- 试分析图P4.1所示电路的逻辑功能。[br][/br][img=701x292]17ae5cd40fd0dbc.png[/img]
- 试分析图题3.2.6所示组合电路的逻辑功能。[img=532x292]17a09b62b54297b.png[/img]
- 试分析图[tex=2.214x1.286]d+qeZ+STHuDvbya3ucJi1g==[/tex]所示电路的逻辑功能。[img=569x265]17d46552559a963.png[/img]
- 试写出图所示电路的逻辑函数式, 列出真值表, 并分析该电路的逻辑功能。[img=187x138]17ad288a6d4217a.png[/img]
内容
- 0
试写出图所示电路的逻辑函数式, 列出真值表, 并分析该电路的逻辑功能。[img=270x210]17ad289a3d3c190.png[/img]
- 1
分析图所示电路的逻辑功能。[img=431x189]179ffe77be2df24.png[/img]
- 2
试分析下图所示电路的逻辑功能[img=240x138]17e0ca199a7b1f7.jpg[/img]
- 3
试分析图题7.1.13(a).(b)所示的CMOS电路,说明它们的逻辑功能。[img=730x372]17a1414b77902c1.png[/img]
- 4
试分析图所示的[tex=3.0x1.0]twqrFFR6ogDJWE+h01Df8A==[/tex]电路。说明它们的逻辑功能。[img=219x173]17a7fe0ab36f3ff.png[/img]