中国大学MOOC: 已知单个存储器的存取周期为100ns,总线传输周期为20ns,则当采用低位交叉编址的多模块存储器时,存储体数应( )
举一反三
- 已知单个存储体的存储周期为110ns,总线传输周期为10ns,则当采用低位交叉编址的多模块存储器时,存储体数应什么
- 中国大学MOOC: 设由四个模块组成的四体存储器结构,每个体的存储字长为16位,存取周期为250ns,假设数据总线宽度为16位,总线传输周期为50ns,试求顺序存储和交叉存储的带宽分别为___bps
- 【计算题】一个 4 体低位交叉的存储器,假设存储周期为 T , CPU 每隔 1/4 存取周期启动一个存储体,试问依次访问 64 个字需多少个存取周期?
- 为了提高存储器的带宽,可以采用以下哪些措施 A: 缩短存取周期 B: 增加存储字长 C: 增加存储体 D: 提高存储器的工作频率 E: 减少存储体
- 存储器的带宽决定了以存储器为中心的机器获得信息的速度,为了提高存储器带宽,可以采用 A: 缩短存取周期 B: 增加存储字长 C: 增加存储体 D: 提高CPU主频 E: 增加CPU内总线位数