SRAM芯片内有1024个单元,采用单译码方式,地址线有____根;采用双译码方式,地址译码器有____条译码输出线。
10#64
举一反三
- 若RAM芯片有1024个单元,采用单译码,地址译码器有( )条译码输出线,采用双译码方式,地址译码器有( )条译码输出线。
- 若RAM芯片内有1024个单元,用单译码方式,地址译码器有()条输出线;用双译码方式,地址译码器有()条输出线
- 当译码电路采用单译码方式时,A0-A3四根地址线输出 ______ 根选择线
- 若单译码方式的地址输入线为6,则译码输出线有______根,那么双译码方式有输出线______根。 A: 64,16 B: 64,32 C: 32,16 D: 16,64
- 采用单译码方式的地址输入线为6,则译码输出线有多少,双译码方式有输出线多少( )。 A: 64,16 B: 64, 32 C: 32, 16 D: 16, 64
内容
- 0
具有1024个基本单元的存储体,若采用单译码方式,需要()根译码输出线;若采用双译码方式,需要()根译码输出线。() A: 1024,64 B: 64,1024 C: 512,32 D: 32,512
- 1
(单选题)[br][/br]若某SRAM芯片有6条地址输入线,用单译码(即线选法)方式时译码输出线为( );若用双译码(即重合法)方式时译码输出线为( )。 A: 64,32 B: 64,16 C: 32,16 D: 16 ,64
- 2
地址译码的方式有()。 A: 单译码方式 B: 双译码方式 C: 混合译码方式 D: 复合译码方式 E: 交叉译码方式
- 3
某存储器的地址译码电路采用部分地址译码方式,有2根高位地址线未参加译码,则该存储器的每一个单元都具有( )个地址。
- 4
如果存储体有1024个存储单元,采用双译码(行列译码)方式,则所需的地址译码输出线的最少数目是( )。 A: 16 B: 32 C: 1024 D: 64