基本RS触发器,RS= 01,[img=30x34]18032fcde2247bf.jpg[/img]=0,则[img=45x34]18032fcdedcd6fb.jpg[/img]=0
举一反三
- 基本RS触发器,RS= 01,[img=30x34]18038cede3723fe.jpg[/img]=0,则[img=45x34]18038cedeec6827.jpg[/img]=0
- 时序逻辑电路如图所示,当CP=1时,RS=10, [img=30x34]18038ceee652898.jpg[/img]=1, [img=45x34]18038ceef0d2598.jpg[/img]为( )。[img=429x165]18038ceefc6f91b.jpg[/img] A: 0 B: 1 C: 不确定 D: 以上均不对
- 时序逻辑电路如图所示,当CP=1时,RS=10, [img=30x34]18032fce7ac2e40.jpg[/img]=1, [img=45x34]18032fce8544204.jpg[/img]为( )。[img=429x165]18032fce9112a09.jpg[/img] A: 0 B: 1 C: 不确定 D: 以上均不对
- 时序逻辑电路如图所示,当CP=1时,RS=10, [img=30x34]1803a2943b3b588.jpg[/img]=1, [img=45x34]1803a294468656b.jpg[/img]为( )。[img=429x165]1803a294516127a.jpg[/img] A: 0 B: 1 C: 不确定 D: 以上均不对
- 时序逻辑电路如图所示,当CP=1时,RS=10, [img=30x34]1803a8665dd5957.jpg[/img]=1, [img=45x34]1803a866678841e.jpg[/img]为( )。[img=429x165]1803a8667346336.jpg[/img] A: 0 B: 1 C: 不确定 D: 以上均不对