• 2022-06-19
    Quartus Ⅱ 软件的编译器主要分为以下哪几个模块( )。
    A: 分析与综合(Analysis & Synthesis)
    B: 适配(Fitter)
    C: 编程(Assembler)
    D: 时序分析(TimeQuest Timing Analyzer)
  • A,B,C,D

    内容

    • 0

      下列哪个流程是正确的基于EDA软件的FPGA / CPLD设计流程( ) A: 设计输入→功能仿真→分析综合→编程下载→硬件测试; B: 设计输入→分析综合→功能仿真→编程下载→硬件测试 C: 设计输入→时序仿真→功能仿真→编程下载→硬件测试;‍ D: 原理图输入→功能仿真→适配→编程下载→综合→硬件测试

    • 1

      下列哪个流程是正确的基于EDA软件的FPGA / CPLD设计流程( )。 A: 设计输入→功能仿真→分析综合→编程下载→硬件测试 B: 设计输入→分析综合→功能仿真→编程下载→硬件测试 C: 设计输入→时序仿真→功能仿真→编程下载→硬件测试 D: 原理图输入→功能仿真→适配→编程下载→综合→硬件测试

    • 2

      下列哪个流程是正确的基于EDA软件的FPGA / CPLD设计流程 A: 原理图/HDL文本输入→适配→综合→功能仿真→时序仿真→编程下载→硬件测试 B: 原理图/HDL文本输入→功能仿真→综合→适配→时序仿真→编程下载→硬件测试 C: 原理图/HDL文本输入→功能仿真→综合→编程下载→适配→硬件测试 D: 原理图/HDL文本输入→功能仿真→适配→编程下载→综合→硬件测试

    • 3

      下列那个流程是正确的基于quartus软件的FPGA设计流程:() A: 原理图HIDL文本输入→适配→综合→功能仿真→编程下载→硬件测试 B: 原理图HIDL文本输入→功能仿真→综合→适配→编程下载→硬件测试 C: 原理图HIDL文本输入→功能仿真→综合→编程下载→适配硬件测试 D: 原理图HIDL文本输入→功能仿真→适配→编程下载→综台→硬件测试

    • 4

      基于EDA软件的FPGA/CPLD设计流程为:原理图/HDL文本输入→( )→综合→适配→时序仿真→编程下载→硬件测试。 A: 配置 B: 逻辑综合 C: 时序仿真 D: 功能仿真