如图所示是某组合逻辑电路的输入、输出波形,该组合逻辑电路的逻辑表达式为( )。[img=159x76]17e439e8df00c6d.png[/img]
未知类型:{'options': ['', ' [img=97x22]17e439e8f0eecac.png[/img]', ' [img=100x23]17e439e8fefa452.png[/img]'], 'type': 102}
未知类型:{'options': ['', ' [img=97x22]17e439e8f0eecac.png[/img]', ' [img=100x23]17e439e8fefa452.png[/img]'], 'type': 102}
B
举一反三
- 某组合逻辑电路的输入、输出波形如图10所示。此逻辑电路的逻辑表达式应该为:( )[img=204x120]17d605a3bead334.png[/img] 未知类型:{'options': ['F=AB', 'F=A+B', ''], 'type': 102}
- 某组合逻辑电路的输入、输出波形如图10所示。此逻辑电路的逻辑表达式应该为:( )[img=204x120]17a3d9ed27baebe.png[/img]
- 某逻辑门电路如图7所示。此逻辑电路的逻辑表达式应该为:()[img=168x103]17da67987179a96.png[/img] 未知类型:{'options': ['', 'F=A+B', ''], 'type': 102}
- 某组合逻辑电路的工作波形如图所示,其中A、B、C是电路的输入端,F是输出端,该电路的输出F的函数表达式和逻辑功能为()。[img=248x112]17e0bcf741c03e6.jpg[/img] 未知类型:{'options': ['17e0bcf74cc9024.jpg,奇校验电路。', ' [img=353x79]17e0bcf7584a884.jpg[/img],多数表决电路。', ' [img=353x79]17e0bcf763eabd2.jpg[/img],偶校验电路。', ' [img=353x79]17e0bcf76fedfe2.jpg[/img],未能说明。'], 'type': 102}
- 已知某组合逻辑电路的输入A、B、C和输出F的波形如图题3.3.4所示。写出F的逻辑函数表达式,并用与非门实现该组合逻辑电路,画出逻辑图。[img=358x334]17a0a63d20ac74e.png[/img]
内容
- 0
如图所示电路的逻辑表达式F=( )。[img=198x97]17d609ff5147b01.png[/img] 未知类型:{'options': ['', '', '', ''], 'type': 102}
- 1
如图所示电路的逻辑表达式F=( )。[img=197x96]17de716a622f83c.png[/img] 未知类型:{'options': ['', '', '', ''], 'type': 102}
- 2
分析下图所示的组合电路,输出函数表达式和电路的逻辑功能为( )[img=404x147]17de8aa19b05cc2.png[/img] 未知类型:{'options': ['', '', '', ''], 'type': 102}
- 3
分析下图所示的组合电路,输出函数表达式和电路的逻辑功能为( )[img=404x147]17de8aa19b05cc2.png[/img] 未知类型:{'options': ['', '', '', ''], 'type': 102}
- 4
图示为3-8译码器构成的组合逻辑电路,输出逻辑函数的表达式Y为[img=266x330]17d622b850f452e.png[/img]( ) 未知类型:{'options': ['', '', '', ''], 'type': 102}