时序逻辑电路及输入信号波形分别如图题5.2.2(a)、(b)所示。分析电路,列出其状态表,画出波形图,并说明电路的逻辑功能。(设触发器初态均为0)[img=864x306]17a0fc74a72c6eb.png[/img]
解:([tex=1.0x1.0]aHbdj2aaHXdx382bvk8BA80VO33I2m7eobJ7AZltki0=[/tex])写出电路各逻辑方程①输出方程[tex=3.357x1.286]LmSKWogkZN7oiGghpYeNm24ktWbl/FgiEEXO+CSVr8Q=[/tex]②激励方程组[tex=5.0x3.214]rZM5/OPAdr7aX+kNl9iwpNOCeGkhC7AQvylsVsRIjgu/kE4w2BnlcHGkr5XwRfRJCjhz1wsnZ7XXnMDSL94fbFIF/xOb4BboQO2Cd/5YBA4=[/tex]([tex=1.286x1.0]sW21PggW76nL3LW9VnBgDT42SmqNZbBrbPrGLhmxX8Y=[/tex])写出状态方程组将激励方程代入D触发器的特性方程[tex=3.786x1.429]8ykiNw7utJD23C2VnNwDCQ==[/tex],得状态方程组[tex=5.929x3.357]rZM5/OPAdr7aX+kNl9iwpMAfVrCANGwd3FjUYVLh+tfmV3xDNtnlgxjY/HDBw5ADM5r9qYwII55z4F5hV1r54WI6BVjqt9WUm+jBlpJtFcFjHp5gDThrVz9Lz8xj8d0Y[/tex]([tex=1.5x1.0]suJA+6EqOdSifZChUyFQSUrK3SllClt/qv4yHYIBrbE=[/tex])列出状态表,并画出时序图根据状态方程组和输出方程列出状态表如表题解5.2.2所示。画出波形图如图题解5.2.2所示。[img=494x290]17a0fcbd5d23d7d.png[/img][img=364x336]17a0fcc34c6689e.png[/img](iv)用文字描述给定时序逻辑电路的逻辑功能从以上分析所得波形图可见,当输入信号[tex=2.071x1.0]McFURFrm0MUXBAqHIJUFCw==[/tex]时,输出Y为0;当[tex=2.071x1.0]2bGTkvZ4q72r0LCdjKZdFw==[/tex]时,输出Y的周期为时钟周期CP的2倍。该电路为可控二分频电路。
举一反三
- 电路如图 ( a) 所示,试在图 ( b )中画出给定输入波形 作用下的输出波形,各触发器的初态均为 0 ;根据输出波形,说明该电路具有什么功能?[img=960x238]179e5e8213f2068.png[/img]
- 分析图11-61a所示时序逻辑电路,试求: (1) 写出电路的输出方程、驱动方程和状态方程;(2)列出逻辑状态表,画出波形图。设各触发器初始状态为0。[img=289x179]17d0c75d084d286.png[/img]
- 分析图11-61b所示时序逻辑电路,试求: (1) 写出电路的输出方程、驱动方程和状态方程;(2)列出逻辑状态表,画出波形图。设各触发器初始状态为0。[img=305x172]17d0c77cfe2ad01.png[/img]
- 触发器电路如图 ( a) 所示,在图(b)中画出电路的输出端波形,设触发器初态为 0 。[img=832x234]179e5e12ac1c4e8.png[/img]
- 电路如图所示,假设各触发器的初态均为“0”,则电路的输入、输出波形如图(b)所示。[img=368x263]1803a6a7f9b40c7.png[/img]
内容
- 0
电路如图所示,假设各触发器的初态均为“0”,则电路的输入、输出波形如图(b)所示。[img=368x263]1803c148b797aa2.png[/img]
- 1
设下图所示逻辑电路中触发器的初态均为“0”。试分析在给定电路输入波形作用下,正确的电路输出波形是 。
- 2
分析由JK触发器组成如图4.2.69所示的时序逻辑电路。分析电路的逻辑功能,画出Q1、Q2输出波形。设初始状态是11。
- 3
分析下图所示的时序逻辑电路,设触发器的初态为Q1=Q0=0分析电路的逻辑功能。
- 4
在图3. 53 (a)所示的D触发器电路中,若输入端D的波形如图3.53(b)所示,试画出输出端Q的波形(设触发器初态为0)。[img=384x270]17d2b593d6c0784.png[/img]