CPU芯片内部的总线是[input=type:blank,size:4][/input]级总线,也称为内部总线。
芯片
举一反三
- 单处理器系统中的总线可以分为三类:CPU内部连接各寄存器及运算部件之间的总线称为[input=type:blank,size:4][/input];中、低速I/O设备之间相互连接的总线称为②[input=type:blank,size:4][/input];同一台计算机系统内的高速功能部件之间相互连接的总线称为[input=type:blank,size:4][/input]。
- DMA控制器和CPU分时使用总线的方式有[input=type:blank,size:4][/input]、[input=type:blank,size:4][/input]和[input=type:blank,size:4][/input]三种。
- 总线周期通常是指通过总线完成一次[input=type:blank,size:4][/input]或完成一次[input=type:blank,size:4][/input]读写操作所需的时间, 依据具体的操作性质,可以把总线周期分为[input=type:blank,size:4][/input]周期、[input=type:blank,size:4][/input]周期、[input=type:blank,size:4][/input]周期和[input=type:blank,size:4][/input]周期4种类型。
- 总线控制方式可分为[input=type:blank,size:4][/input]式和[input=type:blank,size:4][/input]式两种。
- 设总线的时钟频率为[tex=3.786x1.0]Tm0fxleb4OGSn7SPx6508w==[/tex],总线的传输周期为1个时钟周期,总线的宽度为16位,则总线的数据传输率为[input=type:blank,size:4][/input]。若想提高一倍数据传输率,可采用[input=type:blank,size:4][/input]和[input=type:blank,size:4][/input]的措施。
内容
- 0
总线数据通信方式按照传输定时的方法可分为[input=type:blank,size:4][/input]和[input=type:blank,size:4][/input]两类。
- 1
微处理器的外部结构表现为[input=type:blank,size:4][/input],它们构成了微处理器级总线。
- 2
连接计算机与计算机之间的总线属于[input=type:blank,size:4][/input]总线。 A: 内 B: 系统 C: 通信
- 3
总线是多个信息源[input=type:blank,size:4][/input]传送数据流到多个目的地数据传输通路, 逻辑实现可采用[input=type:blank,size:4][/input]方式和[input=type:blank,size:4][/input]方式。
- 4
假设总线的时钟频率为[tex=3.786x1.0]Tm0fxleb4OGSn7SPx6508w==[/tex],总线的传输周期为4个时钟周期,总线的宽度为32位,则总线的数据传输率为[input=type:blank,size:4][/input]。若想在不改变总线时钟频率的前提下,使总线的数据传输率提高一倍,可釆取[input=type:blank,size:4][/input]的措施