试用下降沿触发的D触发器设计同步时序逻辑电路(状态转换图如图a,编码如图b,即S0为00,S1为01,S2为10) 要求按步骤写出 1)原始状态表 2)已分配状态的状态表及状态转换真值表 3)利用卡诺图化简后的驱动方程,输出方程 4)自启动检查(如无法自启动,自行修改卡诺图,参考下一个视频) 5)根据驱动方程,输出方程画出整个D触发器组成的逻辑电路图https://p.ananas.chaoxing.com/star3/origin/eb393d7c01b3d3784e7027a24d89a2d9.png
举一反三
- 设计时序逻辑电路的一般步骤为:1)建立原始状态图;2)状态化简;3)状态分配;4)选触发器,求时钟、输出、状态、驱动方程;5)画电路图;6)检查电路能否自启动。 A: 正确 B: 错误
- 中国大学MOOC: 设计时序逻辑电路的一般步骤为:1)建立原始状态图;2)状态化简;3)状态分配;4)选触发器,求时钟、输出、状态、驱动方程;5)画电路图;6)检查电路能否自启动。
- 请将下列时序电路的设计步骤正确排序:()(1)状态分配;(2)状态化简;(3)逻辑抽象,得出电路的状态转换图或状态转换表;(4)画逻辑图;(5)检查电路能否自启动;(6)选定触发器类型,求出电路的状态方程、驱动方程和输出方程;
- 下列关于同步时序电路分析步骤的排序正确的是():(1)根据需要画出时序图。(2)画状态转换表或转换图,给出电路功能。(3)将驱动方程代入相应触发器的特性方程,求出各触发器状态方程(组)。(4)根据逻辑电路写出各触发器的驱动方程,亦即每个触发器输入信号的函数表达式(输入方程)。(5)根据逻辑电路写出电路的输出方程。 A: (1);(2);(3);(5);(4)。 B: (4);(5);(3);(2)(1)。 C: (4);(3);(5);(2);(1)。 D: (1);(4);(3);(2)(5)。
- 试用边沿[tex=1.429x1.0]QIEPmfKJ0wwPEg4qaHGNqw==[/tex]触发器和门电路设计一个同步五进制计数器,其状态编码如图[tex=2.429x1.143]fFGcll5ZkHvyexhRl3NBgg==[/tex]状态图所示。根据题意列出电路的状态转移真值表和卡诺图;写出状态方程、驱动方程,输出方程,检查启动特性,设计电路能自启动;画出设计的时序逻辑电路。[img=228x186]17ad69b950863ca.png[/img]