两个或非门构成的基本RS触发器,输入信号Rd、Sd须满足的约束条件是【】。 A: Rd+Sd=0 B: RdSd=1 C: RdSd=0 D: Rd+Sd=1
两个或非门构成的基本RS触发器,输入信号Rd、Sd须满足的约束条件是【】。 A: Rd+Sd=0 B: RdSd=1 C: RdSd=0 D: Rd+Sd=1
3. 由或非门组成的基本RS触发器的约束条件为( ) A: RD+`SD=1 B: RD`SD=1 C: RDSD=0 D: RD+SD=0
3. 由或非门组成的基本RS触发器的约束条件为( ) A: RD+`SD=1 B: RD`SD=1 C: RDSD=0 D: RD+SD=0
用两个或非门组成的基本RS触发器,其输入信号Rd、Sd必须满足的约束条件是《》 A: Rd+Sd=0; B: RdSd=1 C: RdSd=0 D: Rd+Sd=1。
用两个或非门组成的基本RS触发器,其输入信号Rd、Sd必须满足的约束条件是《》 A: Rd+Sd=0; B: RdSd=1 C: RdSd=0 D: Rd+Sd=1。
为使基本R-S触发器处于“置1”状态,SD=( ),RD=( )。[img=216x239]17869f7ffac996d.png[/img] A: SD=1,RD=1 B: SD=0,RD=1 C: SD=0,RD=0 D: SD=1,RD=0
为使基本R-S触发器处于“置1”状态,SD=( ),RD=( )。[img=216x239]17869f7ffac996d.png[/img] A: SD=1,RD=1 B: SD=0,RD=1 C: SD=0,RD=0 D: SD=1,RD=0
JK触发器和D触发器中,RD和SD可以预置触发器的初始状态,若使Q=0则( )。 A: RD = 0,SD = 0 B: RD = 0,SD = 1 C: RD = 1,SD = 0 D: RD = 1,SD = 1
JK触发器和D触发器中,RD和SD可以预置触发器的初始状态,若使Q=0则( )。 A: RD = 0,SD = 0 B: RD = 0,SD = 1 C: RD = 1,SD = 0 D: RD = 1,SD = 1
由与非门构成的基本RS触发器,要使Qn+1=0,则输入信号应为( ) A: SD=RD=1 B: SD=RD=0 C: SD=1,RD=0 D: SD=0,RD=1
由与非门构成的基本RS触发器,要使Qn+1=0,则输入信号应为( ) A: SD=RD=1 B: SD=RD=0 C: SD=1,RD=0 D: SD=0,RD=1
具有直接复位端Rd和置位端Sd的触发器,当触发器处于受CP脉冲控制的情况下工作时,这两端所加的信号为() A: Rd=0,Sd=0 B: Rd=1,Sd=1 C: Rd=1,Sd=0 D: Rd=0,Sd=1
具有直接复位端Rd和置位端Sd的触发器,当触发器处于受CP脉冲控制的情况下工作时,这两端所加的信号为() A: Rd=0,Sd=0 B: Rd=1,Sd=1 C: Rd=1,Sd=0 D: Rd=0,Sd=1
为使基本R-S触发器处于“置0”状态,SD=( ),RD=( )。 A.SD=0,RD=0 B.SD=0,RD=1 C.SD=1,RD=0 D.SD=1,RD=1
为使基本R-S触发器处于“置0”状态,SD=( ),RD=( )。 A.SD=0,RD=0 B.SD=0,RD=1 C.SD=1,RD=0 D.SD=1,RD=1
SD和RD为触发器的异步置1和置0端,若触发器异步置0,须使SD=(),RD=(),而与()和()无关。
SD和RD为触发器的异步置1和置0端,若触发器异步置0,须使SD=(),RD=(),而与()和()无关。
若D触发器的现态为0,要使D触发器的次态Qn+1为1,应满足如下条件()。 A: SD=1、RD=1、CP上升沿、D=1 B: SD=1、RD=0、CP上升沿、D=1 C: SD=1、RD=1、CP下降沿、D=1 D: SD=1、RD=0、CP下降沿、D=1
若D触发器的现态为0,要使D触发器的次态Qn+1为1,应满足如下条件()。 A: SD=1、RD=1、CP上升沿、D=1 B: SD=1、RD=0、CP上升沿、D=1 C: SD=1、RD=1、CP下降沿、D=1 D: SD=1、RD=0、CP下降沿、D=1