路由器中含有许多其他计算机中常见的硬件和软件组合,包括() A: CP B: RO C: 操作系统、硬盘 D: 主板、硬盘、显卡、CPU E: CP F: RO G: 内存、操作系统 H: 主板、电源、光驱、CPU
路由器中含有许多其他计算机中常见的硬件和软件组合,包括() A: CP B: RO C: 操作系统、硬盘 D: 主板、硬盘、显卡、CPU E: CP F: RO G: 内存、操作系统 H: 主板、电源、光驱、CPU
组成微型机主机的部件是()。 A: CP内存和硬盘 B: CP内存、显示器和键盘 C: CPU和内存 D: CPU、内存、硬盘、显示器和键盘套
组成微型机主机的部件是()。 A: CP内存和硬盘 B: CP内存、显示器和键盘 C: CPU和内存 D: CPU、内存、硬盘、显示器和键盘套
电脑的主机箱内一般都包括了() A: CP B: 存储器和显示器 C: 主板和外设 D: 扫描仪和CPU E: 主板和CPU
电脑的主机箱内一般都包括了() A: CP B: 存储器和显示器 C: 主板和外设 D: 扫描仪和CPU E: 主板和CPU
当工序能力指数为()时,该工序能力为充分工序。 A: Cp>1.67 B: 1.67≥Cp≥1.33 C: 1.33≥Cp>1 D: 1≥Cp>0.67
当工序能力指数为()时,该工序能力为充分工序。 A: Cp>1.67 B: 1.67≥Cp≥1.33 C: 1.33≥Cp>1 D: 1≥Cp>0.67
允许钟控电位触发器发生状态转移的时间段是( )。 A: CP=0或CP=1期间 B: CP=1期间 C: CP=0期间 D: CP上升沿或下降沿
允许钟控电位触发器发生状态转移的时间段是( )。 A: CP=0或CP=1期间 B: CP=1期间 C: CP=0期间 D: CP上升沿或下降沿
要将下降沿JK触发器CT74LS112输出Q置为高电平1时,输入为()。 A: J=1,K=1,CP正跃变 B: J=1,K=0,CP正跃变 C: J=1,K=1,CP负跃变 D: J=1,K=0,CP负跃变
要将下降沿JK触发器CT74LS112输出Q置为高电平1时,输入为()。 A: J=1,K=1,CP正跃变 B: J=1,K=0,CP正跃变 C: J=1,K=1,CP负跃变 D: J=1,K=0,CP负跃变
验证实现JK触发器的翻转功能时,各输入引脚应该如何接线? A: J=K=1,PR=CLR=1,CP上升沿 B: J=K=1,PR=CLR=1,CP下降沿 C: J=K=1,PR=0,CLR=1,CP上升沿 D: J=K=1,PR=1,CLR=0,CP下降沿
验证实现JK触发器的翻转功能时,各输入引脚应该如何接线? A: J=K=1,PR=CLR=1,CP上升沿 B: J=K=1,PR=CLR=1,CP下降沿 C: J=K=1,PR=0,CLR=1,CP上升沿 D: J=K=1,PR=1,CLR=0,CP下降沿
Cs⊕Cp=1表示有______ 。
Cs⊕Cp=1表示有______ 。
若D触发器的现态为0,要使D触发器的次态Qn+1为1,应满足如下条件()。 A: SD=1、RD=1、CP上升沿、D=1 B: SD=1、RD=0、CP上升沿、D=1 C: SD=1、RD=1、CP下降沿、D=1 D: SD=1、RD=0、CP下降沿、D=1
若D触发器的现态为0,要使D触发器的次态Qn+1为1,应满足如下条件()。 A: SD=1、RD=1、CP上升沿、D=1 B: SD=1、RD=0、CP上升沿、D=1 C: SD=1、RD=1、CP下降沿、D=1 D: SD=1、RD=0、CP下降沿、D=1
同步RS触发器的触发时刻为()。 A: CP=1期间 B: CP=0期间 C: CP的上升沿 D: CP的下降沿
同步RS触发器的触发时刻为()。 A: CP=1期间 B: CP=0期间 C: CP的上升沿 D: CP的下降沿