87÷4=( ) A: 21…3 B: 20…7 C: 22…1
87÷4=( ) A: 21…3 B: 20…7 C: 22…1
7 8 11 20 47________( ) A: 128 B: 87 C: 67 D: 109
7 8 11 20 47________( ) A: 128 B: 87 C: 67 D: 109
png的最优值是() A: -2 B: -6 C: -45/4 D: -7
png的最优值是() A: -2 B: -6 C: -45/4 D: -7
已知函数f(x)=ax3+bsinx+5,且f(7)=9,则f(-7)=___.
已知函数f(x)=ax3+bsinx+5,且f(7)=9,则f(-7)=___.
以下程序的运行结果是哪一项?def f(x): global a a = 7 print a + x, a = 5 f(8) print a A: 15 7 B: 13 7 C: 15 5 D: 7 13
以下程序的运行结果是哪一项?def f(x): global a a = 7 print a + x, a = 5 f(8) print a A: 15 7 B: 13 7 C: 15 5 D: 7 13
已知函数f(x)=-b,且f(1)=7,则f(2)=(). A: 7 B: 10 C: 13 D: 15
已知函数f(x)=-b,且f(1)=7,则f(2)=(). A: 7 B: 10 C: 13 D: 15
组合BCD码“87H”代表的十进制真值是() A: -7 B: 135 C: -15 D: 87
组合BCD码“87H”代表的十进制真值是() A: -7 B: 135 C: -15 D: 87
F大调的DDVII7是以下哪个选项? A: 7 2 4 6 B: 7 C: 2 D: 4 6 E: F: 7 2 G: 4 6 H: 7 2 4 b6
F大调的DDVII7是以下哪个选项? A: 7 2 4 6 B: 7 C: 2 D: 4 6 E: F: 7 2 G: 4 6 H: 7 2 4 b6
以下整数与10模7同余的是? A: 24 B: 44 C: 87 D: 144
以下整数与10模7同余的是? A: 24 B: 44 C: 87 D: 144
如下是七段数码管显示译码器的程序,试分析程序,将程序补充完整( )。 module decode47(a,b,c,d,e,f,g,D3,D2,D1,D0); output a,b,c,d,e,f,g; input D3,D2,D1,D0; reg a,b,c,d,e,f,g; always @(D3 or D2 or D1 or D0) begin case({D3,D2,D1,D0}) 4'd0: {a,b,c,d,e,f,g}=7'b1111110; 4'd1: {a,b,c,d,e,f,g}=( ); 4'd2: {a,b,c,d,e,f,g}=7'b1101101; 4'd3: {a,b,c,d,e,f,g}=7'b1111001; 4'd4: {a,b,c,d,e,f,g}=7'b0110011; 4'd5: {a,b,c,d,e,f,g}=7'b1011011; 4'd6: {a,b,c,d,e,f,g}=7'b1011111; 4'd7: {a,b,c,d,e,f,g}=7'b1110000; 4'd8: {a,b,c,d,e,f,g}=7'b1111111; 4'd9: {a,b,c,d,e,f,g}=7'b1111011; default: {a,b,c,d,e,f,g}=7'bx; endcase end endmodule
如下是七段数码管显示译码器的程序,试分析程序,将程序补充完整( )。 module decode47(a,b,c,d,e,f,g,D3,D2,D1,D0); output a,b,c,d,e,f,g; input D3,D2,D1,D0; reg a,b,c,d,e,f,g; always @(D3 or D2 or D1 or D0) begin case({D3,D2,D1,D0}) 4'd0: {a,b,c,d,e,f,g}=7'b1111110; 4'd1: {a,b,c,d,e,f,g}=( ); 4'd2: {a,b,c,d,e,f,g}=7'b1101101; 4'd3: {a,b,c,d,e,f,g}=7'b1111001; 4'd4: {a,b,c,d,e,f,g}=7'b0110011; 4'd5: {a,b,c,d,e,f,g}=7'b1011011; 4'd6: {a,b,c,d,e,f,g}=7'b1011111; 4'd7: {a,b,c,d,e,f,g}=7'b1110000; 4'd8: {a,b,c,d,e,f,g}=7'b1111111; 4'd9: {a,b,c,d,e,f,g}=7'b1111011; default: {a,b,c,d,e,f,g}=7'bx; endcase end endmodule