以下关于ADC和DAC数字部分布线说法正确的有()。
A: 不同ADC/DAC器件的采样时钟之间不需要做等长处理
B: 当信号线必须要跨分割时,跨接点选择在跨接磁珠(或者0欧姆电阻)处
C: 模拟信号优先采用元件面直接走线,线宽≥10mil,采用隔层参考
D: 数字部分的接收与发送分开布线,不要交叉走线,同组信号线并行走,并做等长处理,走线间距满足3W
A: 不同ADC/DAC器件的采样时钟之间不需要做等长处理
B: 当信号线必须要跨分割时,跨接点选择在跨接磁珠(或者0欧姆电阻)处
C: 模拟信号优先采用元件面直接走线,线宽≥10mil,采用隔层参考
D: 数字部分的接收与发送分开布线,不要交叉走线,同组信号线并行走,并做等长处理,走线间距满足3W
举一反三
- 以下关于ADC和DAC模拟部分布线说法正确的有()。 A: 模拟地AGND和数字地DGND依据数据手册和提供的参考设计进行分割处理,单点连接 B: 模拟电路应该采用开关电源进行供电,因为其电流小、纹波小 C: 模拟信号优先采用元件面直接走线,线宽≥10mil,对50欧姆单端线、100欧姆差分信号要采用隔层参考 D: 严格按照原理图的顺序进行ADC和DAC前端电路布线
- 以下关于ADC和DAC布局说法正确的有()。 A: 发送电路和接收电路必须进行隔离处理 B: AD C: DAC前端模拟电路放置在模拟区,数字输出电路放置在数字区,分区放置 D: 如果有多路模拟输入或者多路模拟输出的情况,在每路之间也要做地分割处理,然后在芯片处做单点接地处理 E: 开关电源、时钟电路、大功率器件远离AD F: DAC器件和信号
- PCIE接口,以下说法正确的是()。 A: AC耦合电容布局在发送端 B: 布线参考完整的地平面设计,信号线距离参考平面边缘间距≥40mil C: PCI-E的RX和TX差分对内正负信号长度误差≤5Mil D: PCIE信号必须采用10°走线
- PCB布线规则中,下面说法正确的是( )。 A: 地走线线径>电源走线线径>信号走线线径 B: 避免直角走线 、锐角走线 C: 对于模拟信号和数字信号应尽量分块布线,不宜交叉或混在一起。
- 电源线、信号线都需要安装();电源线与信号线要分开布线,以免强电干扰通讯信号。 A: 磁环 B: 线耳 C: 数码管 D: 色标