在“运算器实验”中,进行算术加法运算(1010)时,各个控制信号的状态是()
A: LDA=0,LDB=0
B: S3~S0=1010,ALU_B=0
C: S3~S0=1010,ALU_B=1
D: LDA=1,LDB=1
A: LDA=0,LDB=0
B: S3~S0=1010,ALU_B=0
C: S3~S0=1010,ALU_B=1
D: LDA=1,LDB=1
举一反三
- 将数据存储在A寄存器时( )。 A: LDA置为1,LDB置为0 B: LDA置为0,LDB置为0 C: LDA置为1,LDB置为1 D: LDA置为0,LDB置为1
- 下列Moore型状态机采用Verilog语言说明部分正确的是: A: parameter [2:0] s0=0, s1=1,s2=2,s3=3,s4=4;reg [2:0] current_state, next_state; B: parameter [1:0] s0=0, s1=1,s2=2,s3=3,s4=4;reg [1:0] current_state, next_state; C: TYPE FSM_ST IS (s0, s1,s2,s3,s4); SIGNAL current_state, next_state: FSM_ST; D: typedef enum {s0, s1,s2,s3,s4} type_user;type_user current_state, next_state
- SR锁存器在什么情况下可以保持状态? A: S=0,R=0 B: S=0,R=1 C: S=1,R=0 D: S=1,R=1
- 已知文法G[S]:S→A0|B1,A→S1|1,B→S0|0;该文法属于乔姆斯基定义的__(1)__文法,它不能产生串__(2)__。 A: 0011 B: 1010 C: 1001 D: 0101
- 对于基本SR锁存器,当SR锁存器状态不确定时 ________ * A: S=0;R=0 B: S=0;R=1 C: S=1;R=0 D: S=1;R=1