已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M*8位的DRAM芯片组成该机所允许的最大主存空间,并选用内存条结构形式。
(1)若每个内存条为16M*64位,共需要()个内存条。
(2)每个内存条内共有()个DRAM芯片。
(3)主存共需要()个DRAM芯片。
(4)CPU通过()位地址选择内存条
(1)若每个内存条为16M*64位,共需要()个内存条。
(2)每个内存条内共有()个DRAM芯片。
(3)主存共需要()个DRAM芯片。
(4)CPU通过()位地址选择内存条
举一反三
- 已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M×8位的DRAM芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问:(1)每个内存条内共有多少DRAM芯片?(2)主存共需多少DRAM芯片?
- 已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M*8位的DRAM芯片组成该机所允许的最大主存空间,并选用内存条结构形式,若每个内存条为16M*64位,共需几个内存条?
- 3-2、已知某64位机主存采用半导体存储器,其地址总线为32位A31~A0,数据总线为64位,按字节编址,允许字节(8位)、双字节(16位)、半字(32位)、字(64位)访问。若使用128M×8位的DRAM芯片组成该机所允许的最大主存空间,并选用内存条结构形式,那么: (1)若每个内存条为128M×64位,共需_____个内存条; (2)每个内存条内共有_____个DRAM芯片,为了实现多字节并行访问,需要以多模块_____(顺序\交叉)方式组成,共有_____个模块,而每个模块有_____个DRAM芯片,由地址总线_____位作为模块地址; (3)CPU选择各内存条时需要地址总线的_____位来译码,各内存条之间以多模块_____(顺序\交叉)方式组成整个内存空间。
- 已知某64位机主存采用半导体存储器,其地址码为26位,若使用256K*l6位的DRAM芯片组成该机所允许的最大主存空间,并选用模块板结构形式,问;主存共需多少DRAM芯片?CPU如何选择各模块板?
- 1. 已知某8位机的主存采用半导体存储器,地址码为18位,若使用4K×4位RAM芯片组成该机所允许的最大主存空间,并选用模块条的形式,问: (1) 若每个模块条为32K×8位,共需几个模块条? (2) 每个模块内共有多少片RAM芯片? (3) 主存共需多少RAM芯片?