设计一个序列信号检测器,当输入连续出现1110时,输出为1,否则输出为0。请问该电路需要记忆几个状态( )。
举一反三
- 设计一个串行数据检测器。电路的输入信号是与时钟脉冲同步的串行数据X,输出信号为Z;要求电路在X信号输入出现101序列时,输出信号Z为1,否则为0。输入信号X序列及相应输出信号Z的波形示意图如图所示。
- 中国大学MOOC: 已知一个序列101检测器,若该检测器的输入序列和输出序列如下:输入A:0 1 0 1 0 1 1 0 1 0 输出Z:0 0 0 1 0 0 0 0 1 0则以下两个状态图中, 是该检测器的状态图。(初始状态为【图片】)
- 一个二进制序列检测电路,当输入序列中连续输入5位数码均为1时,电路输出1,则同步时序电路最简状态数为()
- 试用与非门设计一个三输入判一致电路,即当输入全相同时,输出为1,否则输出为0。
- 某序列检测器有一个输入端κ和一个输出端Z。从输入端x输入一串随机的二进制代码,当输入序列中出现011,输出Z产生一个1输出,平时Z输出0。试作出该序列检测器。