用与非门设计一个三变量的多数表决器逻辑电路
解答:根据题目要求写出逻辑功能真值表如下:
A B C
F0 0 0
0 0 10 1 0
0 1 11 0 0
1 0 11 1 0
1 1 10
00
10
11
1根据真值表写出逻辑函数式并化简为最简与或式如下:
根据上述最简式画出相应逻辑电路图如图所示
A B C
F0 0 0
0 0 10 1 0
0 1 11 0 0
1 0 11 1 0
1 1 10
00
10
11
1根据真值表写出逻辑函数式并化简为最简与或式如下:
根据上述最简式画出相应逻辑电路图如图所示
举一反三
- 设计一个三变量的多数表决电路。当输入变量中有两个或两个以上同意时, 提议被通过; 否则, 提议不被通过。具体设计要求如下:(1)全用与非门来实现最简的逻辑电路;(2) 用 74138 来实现, 画出逻辑电路图。
- 用与非门设计能实现下列功能的组合逻辑电路:四变量多数表决电路(四个变量中有三个或四个变量为1时输出为1)。
- 组合逻辑电路如图所示,该电路的逻辑功能是()。[img=185x204]17e0bcf90af7b38.jpg[/img] A: 三变量多数表决电路。 B: 三变量非一致电路。 C: 三变量一致电路。 D: 三变量奇校验电路。
- 设计一个三人(A、B、C)表决电路。其中三人中C赞同或多数赞同,灯亮为1,反之灯不亮为0。试实现表决电路的组合逻辑电路。
- 用与非门设计四变量的多数表决电路,当输入变量A、B、C、D有3个或3个以上为1时,输出为1,否则输出为0。
内容
- 0
设计一个三人表决电路,需定义 个输入变量。
- 1
用与非门设计四变量的多数表决电路,当输入变量A、B、C、D有三个或三个以上为1时输出为1,输入为其他状态时输出为0。正确的设计电路是 。
- 2
设计三人表决器时设计( )个变量
- 3
用与非门设计四变量的多数表决电路。当输入变量A、B、C、D有3个或3个以上为1时输出为1,输入为其他状态时输出为0
- 4
计算机硬件电路基本逻辑门有() A: 与门、或门、非门 B: 与门、与或门、非门 C: 与非门、与或门、与或非门 D: 与非门、非门、或非门