举一反三
- 中国大学MOOC: 已知可以重叠检测101序列检测器的输入序列、输出序列如下,其状态图为 。输入A: 0 1 0 1 0 1 1 0 1输出Z: 0 0 0 1 0 1 0 0 1
- 已知可以重叠检测101序列检测器的输入序列、输出序列如下,其状态图为 。输入A: 0 1 0 1 0 1 1 0 1输出Z: 0 0 0 1 0 1 0 0 1 未知类型:{'options': ['', '', '', ''], 'type': 102}
- 中国大学MOOC: 已知一个序列101检测器,若该检测器的输入序列和输出序列如下:输入A:0 1 0 1 0 1 1 0 1 0 输出Z:0 0 0 1 0 0 0 0 1 0则以下两个状态图中, 是该检测器的状态图。(初始状态为【图片】)
- 考虑以下8位长度的序列,其中n = 0,1,...,7,具有实值的8点DFT的是哪个序列( )? A: {1 1 1 0 0 0 1 1} B: {1 1 1 0 0 0 -1 -1} C: {0 1 1 0 0 0 -1 -1} D: {0 1 1 0 0 0 1 1}
- 将二进制序列编为HDB3码,其中输出正电平用“+1”表示,负电平用“-1”表示,信息代码100000000011编码后表示为( ) A: +1 -1 0 0 +1 -1 0 0 -1 0 +1<br/>-1 B: +1 0 0 0 +1 -1 0 0 -1 0 +1 -1 C: -1 0 0 0 +1 -1 0 0 -1 0 +1 -1 D: +1 0 0 0 +1 -1 0 0 +1 0 -1 +1
内容
- 0
根据下列真值表,采用case语句描述一个8-3编码器,输入信号:x[7..0]时,输出y[2..0]。 输入X 输出Y X0 X1 X2 X3 X4 X5 X6 X7 Y2 Y1 Y0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 0 0 0 0 1 0 1 1 0 0 0 0 0 0 0 0 1 1 1 1
- 1
一个逻辑电路,有三个输入(A,B,C)和一个输出F。当三个输入的和为奇数时,输出F为1。该电路的逻辑状态表如下所示,该状态表是否正确? A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 1
- 2
给定二进制比特序列{0100101},则其对应的AMI码序列为()。 A: 0 +1 0 0 -1 0 +1 B: -1 +1 -1 -1 +1 -1 +1 C: 0 +1 0 0 +1 0 +1 D: -1 +1 +1 -1 +1 -1 +1
- 3
17e0c38545e2953.jpg已知图的邻接表如下所示,根据算法,则从顶点0出发按深度优先遍历的结点序列是 A: 0 1 3 2 B: 0 2 3 1 C: 0 3 2 1 D: 0 1 2 3
- 4
已知图的邻接表如下所示,则从顶点0出发,按深度优先遍历的结点序列是( ) [img=688x257]180346159029ffb.jpg[/img] A: 0 1 3 2 B: 0 2 3 1 C: 0 3 2 1 D: 0 1 2 3