设下降沿触发的JK触发器,时钟脉冲和J、K信号的波形如图所示试画出输出端Q的波形。设触发器的初始状态为0。
A: [img=1385x754]1803a3584ea0904.png[/img]
B: [img=1545x866]1803a3585f7f525.png[/img]
C: [img=1556x856]1803a35871e8fbb.png[/img]
D: [img=1556x856]1803a3588c97590.jpg[/img]
A: [img=1385x754]1803a3584ea0904.png[/img]
B: [img=1545x866]1803a3585f7f525.png[/img]
C: [img=1556x856]1803a35871e8fbb.png[/img]
D: [img=1556x856]1803a3588c97590.jpg[/img]
举一反三
- 设上升沿触发JK触发器的初始状态为0,CP和J、K信号如图题4.4.1所示,试画出其Q端的波形。[img=466x310]17a0f6bc564af93.png[/img]
- 设下降沿触发的JK触发器初始状态为0,J、K信号如下图所示,试画出触发器Q端的输出波形。
- 同步JK触发器电路及输入X波形如图所示,画出Q的输出波形,假设触发器初始状态为0。 [img=232x159]17de8a3eb9ea7be.png[/img][img=268x131]17de8a3ec5786b2.png[/img] 未知类型:{'options': ['', '', '', ''], 'type': 102}
- 在主从结构的JK触发器中,已知J,K,CP为JK触发器时钟脉冲输入端,波形如图7-43所示,试画出Q和[tex=0.786x1.286]YDV/DhNwtngq9wWRMOyOow==[/tex]端的波形。设触发器的初始状态为Q=0。[img=368x244]17f4f94b467ddaa.png[/img]
- 边沿JK触发器如图所示,输入CP、J、K端的电压波形如图所示,对应画出输出Q端的电压波形。设触发器的初始状态为Q=0。( )[img=517x371]1802e12ab1c3761.jpg[/img] A: [img=456x271]1802e12abd1cf52.jpg[/img] B: [img=460x280]1802e12ac7edcb8.jpg[/img] C: [img=440x255]1802e12ad2b7d1a.jpg[/img] D: [img=454x270]1802e12add5cdbe.jpg[/img]