下列不属于常见FPGA组成部分的是( )。
A: CLB
B: I/O blocks
C: Block RAM
D: cache
A: CLB
B: I/O blocks
C: Block RAM
D: cache
举一反三
- FPGA的结构中主要包含下面的 部分。 A: 可编程逻辑模块( CLB ) B: RAM 块(Block RAM) C: 输入/输出模块(IOB) D: 与-或阵列 E: PROM
- FPGA的组成结构包括: A: 可编程逻辑快CLB B: 可编程I/O模块 C: 可编程宏单元 D: 可编程内部连线
- A cache has 64 blocks; each block is 16 bytes. Which block does byte 1200 map to A: 25 B: 60 C: 75 D: 100
- 内存容量一般指()的容量。 A: ROM B: RAM与I/O端口之和 C: ROM与RAM之和 D: Cache
- 不属于冯•诺依曼机体系结构必要组成部分的是() A: CPU B: Cache C: RAM D: ROM