分析由JK触发器组成如图4.2.69所示的时序逻辑电路。分析电路的逻辑功能,画出Q1、Q2输出波形。设初始状态是11。
举一反三
- 分析下图所示的时序逻辑电路,设触发器的初态为Q1=Q0=0分析电路的逻辑功能。
- 试画出下图所示电路在一系列CLK信号作用下Q1、Q2、Q3端输出电压波形。触发器均为边沿触发方式,初始状态为Q=0。
- 试画出图题 所示电路中触发器输出 Q 1 、Q 2 端的波形, CLK 的波形如图所示。(设 Q 初始状态为 0)[img=372x138]17ad300f4d5a211.png[/img]
- 电路和波形如图7-49所示,试画出Q端的波形。设触发器的初始状态为Q=0。[img=325x331]17f4f9668597839.png[/img]
- 试画出图题 5-20 所示电路中触发器输出 Q 1 、 Q 2 端的波形,CLK 的波形如图所示。(设 Q 初始状态为 0)[img=376x151]17ad303e340f96a.png[/img]