• 2022-06-09
    试用上升沿 D触发器设计一时序电路,其状态图如图题5.3.1所示。[img=318x276]17a101329b667c3.png[/img]
  • 解:([tex=1.0x1.0]aHbdj2aaHXdx382bvk8BA80VO33I2m7eobJ7AZltki0=[/tex])由图题5.3. 1所示状态图,可列出状态表如表题解5.3.1所示。([tex=1.286x1.0]sW21PggW76nL3LW9VnBgDT42SmqNZbBrbPrGLhmxX8Y=[/tex])确定驱动方程组和输出方程.根据状态表可画出次态和输出信号的卡诺图,如图题解5.3.1(a)所示。用卡诺图法化简得状态方程组和输出方程为[tex=11.0x3.357]rZM5/OPAdr7aX+kNl9iwpMAfVrCANGwd3FjUYVLh+te4EOShgjuUd9apLHvgfUKM2XDK9UfBzH9ghD3W8JAXrNdYhE4YYfGMQIX+BAjsYHmlkdsfglHGcVlWYsc8A5zgjkULHQsx+jJCMuIR60iK0Uoq2B7PKHp0QNOIhFJpIZ8=[/tex]将状态方程与D触发器的特性方程比较得触发器的驱动方程[tex=7.0x1.286]GKxIBq+3gJzKJdXcWm+WcG2tqMn8rsST25DRH71Ij13YCL+inFyeoB7RNHk6AUi5[/tex]([tex=1.5x1.0]suJA+6EqOdSifZChUyFQSUrK3SllClt/qv4yHYIBrbE=[/tex]) 画出逻辑图并检查自启动能力根据激励方程组和输出方程画出满足设计要求的逻辑图如图题解5.3.1(b)所示。由于电路没有无效状态,故无需检查自启动能力。[img=492x332]17a101798bb7d64.png[/img][img=864x428]17a101848d38946.png[/img]

    内容

    • 0

      JK触发器的逻辑符号如图,则触发器的触发方式为( )。[img=181x233]1802f8de4303deb.png[/img] A: 电平触发 B: 上升沿触发 C: 下降沿触发 D: 主从触发

    • 1

      JK触发器的逻辑符号如图,则触发器的触发方式为( )。[img=181x233]17de80d3a91ef08.png[/img] A: 电平触发 B: 上升沿触发 C: 下降沿触发 D: 主从触发

    • 2

      要设计的同步时序电路状态图如图所示,电路的输入为A,输出为Y。用两个上升沿触发的JK 触发器设计得到的激励方程和输出方程为( )。[img=309x161]18031b2b6719da0.png[/img] A: [img=151x88]18031b2b71ad461.png[/img] B: [img=148x88]18031b2b7d08943.png[/img] C: [img=152x82]18031b2b8838b85.png[/img] D: [img=144x93]18031b2b92d868c.png[/img]

    • 3

      如图所示触发器,属于( )的逻辑符号图[img=410x402]17da5b1dfd63f6f.png[/img] A: 上升沿触发的边沿D触发器 B: 下升沿触发的边沿D触发器 C: 门控D锁存器 D: 基本D锁存器

    • 4

      如图所示符号,属于( )的逻辑符号图[img=275x264]17da5b1da9a5f98.png[/img] A: 上升沿触发的边沿D触发器 B: 下升沿触发的边沿D触发器 C: 上升沿触发的边沿JK触发器 D: 下升沿触发的边沿JK触发器