集成8421BCD码译码器74LS42,当输入为0101的时候,输出端应为
A: y6有效,管脚输出为111101 1111
B: y6有效,管脚输出为00010 0000
C: y5有效,管脚输出为000010 0000
D: y5有效,管脚输出为111101 1111
A: y6有效,管脚输出为111101 1111
B: y6有效,管脚输出为00010 0000
C: y5有效,管脚输出为000010 0000
D: y5有效,管脚输出为111101 1111
举一反三
- TTL集成芯片74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出Y7ʹY6ʹY5ʹY4ʹY3ʹY2ʹY1ʹY0ʹ为( )
- TTL集成芯片74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=110时,输出Y7ʹY6ʹY5ʹY4ʹY3ʹY2ʹY1ʹY0ʹ为( )
- TTL集成芯片74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出Y7?Y6?Y5?Y4?Y3?Y2?Y1?Y0?为() A: 00100000 B: 11011111 C: 11110111 D: 00000100
- TTL集成芯片74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=101时,输出Y7ʹY6ʹY5ʹY4ʹY3ʹY2ʹY1ʹY0ʹ为( )。 A: 11110111 B: 00000100 C: 11011111 D: 00100000
- 74LS147是二-十进制优先级编码器,编码输出低电平有效,若输入为=011111111时,输出应为()。 A: 1111 B: 0000 C: 1110 D: 0110