用3个D触发器组成的电路如图7-69所示,触发器F0的输入端接+5V表明D0=1,那么,在第1个CP脉冲和第2个脉冲的上升沿过后Q2Q1Q0分别是()。
A: A101和011
B: B011和111
C: C001和011
D: D000和111
A: A101和011
B: B011和111
C: C001和011
D: D000和111
举一反三
- 用3个D触发器组成的电路如图7-69所示,触发器F0的输入端接+5V表明D0=1,那么,在第1个CP脉冲和第2个脉冲的上升沿过后Q2Q1Q0分别是()。 A: 101和011 B: 011和111 C: 001和011 D: 000和111
- 用3个D触发器组成的电路如图7-68所示,设Q2Q1Q0的初始状态为000,触发器F0的输入端接+5V表明D0=1,那么,在第1个CP脉冲和第2个脉冲的上升沿过后Q2Q1Q0分别是()。 A: 010和011 B: 010和001 C: 001和011 D: 000和111
- 用3个D触发器组成的电路如图7-69所示,触发器F0的输入端接+5V表明D0=1,那么,在第1个CP脉冲和第2个脉冲的上升沿过后Q2Q1Q0分别是()。
- 设计一个三人表决电路,要求A、B、C3人中只要有两人以上(包括两人)同意,决议就通过。真值表正确是哪一项? A: A B CF0 0 000 0 100 1 000 1 111 0 001 0 111 1 011 1 11 B: A B CF0 0 000 0 100 1 000 1 111 0 011 0 111 1 011 1 11 C: A B CF0 0 000 0 100 1 000 1 111 0 001 0 111 1 011 1 10 D: A B CF0 0 010 0 100 1 000 1 101 0 001 0 111 1 011 1 11
- 由D触发器的应用电路如图7-67所示,设触发器输出Q的初值为0,在时钟CP脉冲的作用下,输出Q为()。 A: 1 B: CP C: 脉冲信号,频率为时钟脉冲频率的1/2 D: 0