当进行数据写操作时Cache未命中,根据Cache执行的操作不同,将Cache分为两类()
A: 数据Cache和指令Cache
B: 统一Cache和独立Cache
C: 写通Cache和写回Cache
D: 读操作分配Cache和写操作分配Cache
A: 数据Cache和指令Cache
B: 统一Cache和独立Cache
C: 写通Cache和写回Cache
D: 读操作分配Cache和写操作分配Cache
举一反三
- 【判断题】cache分为指令cache和数据cache
- 当CPU对Cache写命中时,只修改Cache内容,只有当此行/块被替换出时才写回主存,这种替换策略称为;当Cache写命中时,同时对Cache和主存同一数据块进行修改的策略称为
- 由于写操作,造成Cache与内存内容的不一致,所以只能在每次有写操作时,同时写Cache和内存
- 在多级存储系统中,Cache处在CPU和主存之间,解决 19 问题。若Cache和主存的存取时间分别T1和T2,Cache的命中率为H,则计算机实际存取时间为 20 。当CPU向存储器执行读操作时,首先访问Cache,如命中,则从Cache中取出指令或数据,否则从主存中取出,送 21 ;当CPU向存储器执行写操作时,为了使Cache内容和主存的内容保持一致,若采用 22 法,同时写入Cache和主存。由于Cache容量比主存容量小,当Cache已写满时,但要主存信息写入Cache时,就要淘汰Cache中的已有信息。为了提高Cache的命中率,常采用一种 23 替换算法。 A: 主存容量扩充 B: 主存和CPU速度匹配 C: 多个请求源访问主存 D: BIOS存放
- 假设对指令Cache的访问占全部访问的75%,而对数据Cache的访问占全部访问的25%。Cache的命中时间为1个时钟周期,失效开销为50个时钟周期,在混合Cache中一次Load或Store操作访问Cache的命中时间都要增加1个时钟周期,32KB的指令Cache的失效率为0.39%,32KB的数据Cache的失效率为4.82%,64KB的混合Cache的失效率为1.35%。又假设采用写直达策略,且有一个写缓冲器,并且忽略写缓冲器引起的等待。试问指令Cache和数据Cache容量均为32KB的分离Cache和容量为64KB的混合Cache相比,哪种Cache的失效率更低?两种情况下平均访存时间各是多少?