中国大学MOOC: 用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y= ,Z= ,实现 功能。
举一反三
- 用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y= ,Z= ,实现 功能。
- 最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y= ,Z= ,实现 功能。
- 用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y=,Z=,实现功能。【图片】 A: 全加器 B: 全加器 C: 全减器 D: 全减器
- 用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y= ,Z= ,实现 功能。[img=505x305]1802f52975f1888.png[/img] A: [img=795x46]1802f5298201e5c.png[/img]全加器 B: [img=799x46]1802f5298c97e09.png[/img]全加器 C: [img=808x46]1802f52997c3e59.png[/img]全减器 D: [img=802x46]1802f529a38d257.png[/img]全减器
- 用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出P = 。[img=458x320]1802d4958b54b9f.png[/img] A: [img=672x43]1802d4960720d1b.png[/img] B: [img=620x39]1802d4960f3a200.png[/img] C: [img=634x43]1802d496182ad1f.png[/img] D: [img=636x44]1802d49620ea9fd.png[/img]