用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y=,Z=,实现功能。【图片】
A: 全加器
B: 全加器
C: 全减器
D: 全减器
A: 全加器
B: 全加器
C: 全减器
D: 全减器
举一反三
- 用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y= ,Z= ,实现 功能。[img=505x305]1802f52975f1888.png[/img] A: [img=795x46]1802f5298201e5c.png[/img]全加器 B: [img=799x46]1802f5298c97e09.png[/img]全加器 C: [img=808x46]1802f52997c3e59.png[/img]全减器 D: [img=802x46]1802f529a38d257.png[/img]全减器
- 用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y= ,Z= ,实现 功能。
- 最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y= ,Z= ,实现 功能。
- 中国大学MOOC: 用最小项译码器74LS138和逻辑门组成的电路如图所示,求电路输出Y= ,Z= ,实现 功能。
- 由3-8线译码器74LS138构成的逻辑电路如图所示,该电路能实现的逻辑功能为() A: 8421码检测及四舍五入 B: 全减器 C: 全加器 D: 比较器