下图是74LS138译码器芯片引脚,下列说法正确的是( )[img=290x201]1802ea1bb915376.png[/img]
A: S1=1,S2=0,S3=0,A2A1A0=001时,输出Y0=0,其他输出端为1。
B: S1=1,S2=0,S3=0,A2A1A0=000时,输出Y1=0,其他输出端为1。
C: S1=0,S2=0,S3=0,A2A1A0=001时,输出所有输出端为1。
D: S1=1,S2=1,S3=1,A2A1A0=000时,输出Y0=0,其他输出端为1。
A: S1=1,S2=0,S3=0,A2A1A0=001时,输出Y0=0,其他输出端为1。
B: S1=1,S2=0,S3=0,A2A1A0=000时,输出Y1=0,其他输出端为1。
C: S1=0,S2=0,S3=0,A2A1A0=001时,输出所有输出端为1。
D: S1=1,S2=1,S3=1,A2A1A0=000时,输出Y0=0,其他输出端为1。
C
举一反三
- 设两个向量组α1,α2,...,αs和β1,β2,...,βs均线性相关,则() A: 有不全为0的数λ1,λ2,…,λs使λ1α1+λ2α2+…+λsαs=0和λ1β1+λ2β2+…λsβs=0 B: 有不全为0的数λ1,λ2,…,λs使λ1(α1+β1)+λ2(α2+β2)+…+λs(αs+βs)=0 C: 有不全为0的数λ1,λ2,…,λs使λ1(α1-β1)+λ2(α2-β2)+…+λs(αs-βs)=0 D: 有不全为0的数λ1,λ2,…,λs和不全为0的数μ1,μ2,…,μs使λ1α1+λ2α2+…+λsαs=0和μ1β1+μ2β2+…+μsβs=0
- 已知char s[6]={'1','2','3','\0','4','\0'}; ,则printf("%s",s)的输出结果是______
- 串S='aaab',其next数组为()? 0 2 0 0|0 1 2 0|-1 0 1 2|0 0 1 2
- 【其它】写出并理解下列语句输出的结果 s = "hello" print(s[0]) print(s[4]) print(s[-1]) print(s[0:3]) print(s[0:4:2]) print(s[:]) print(s[:3]) print(s[::-1]) print(s[1:])
- 电子2s1的运动状态可表示为()。 A: n=2,l=0,m=0,s=+1/2 B: n=2,l=0,m=0,s=0 C: n=2,l=1,m=1,s=+1/2 D: n=2,l=0.m=-1,s=-1/2
内容
- 0
下列Moore型状态机采用Verilog语言说明部分正确的是: A: parameter [2:0] s0=0, s1=1,s2=2,s3=3,s4=4;reg [2:0] current_state, next_state; B: parameter [1:0] s0=0, s1=1,s2=2,s3=3,s4=4;reg [1:0] current_state, next_state; C: TYPE FSM_ST IS (s0, s1,s2,s3,s4); SIGNAL current_state, next_state: FSM_ST; D: typedef enum {s0, s1,s2,s3,s4} type_user;type_user current_state, next_state
- 1
已知逻辑电路如图所示,当a=1,b=1时,输出分别为() A: s=1;c=1 B: s=0;c=0; C: s=0;c=1 D: s=1;c=0
- 2
已知字符串s='0123456789',则以下表达式中值为'13579'的是: A: s[0:-1] B: s[0:-1:2] C: s[1::2] D: s[1:-1:2]
- 3
已知字符串s='1234567890',则以下表达式中值为'24680'的是: A: s[0:-1] B: s[0:-1:2] C: s[1::2] D: s[1:-1:2]
- 4
串S='aaab',其next数组为() A: -1 0 1 2 B: 0 0 1 2 C: 0 1 2 0 D: 0 2 0 0