CPLD与FPGA的区别有 。
A: 每个门的功耗CPLD高,FPGA低。
B: CPLD管脚-管脚的延时是确定的,FPGA的是不确定的;
C: FPGA有较多的触发器,而CPLD有较少的触发器。
D: FPGA适合于设计复杂的时序逻辑,而CPLD适合于组合逻辑
A: 每个门的功耗CPLD高,FPGA低。
B: CPLD管脚-管脚的延时是确定的,FPGA的是不确定的;
C: FPGA有较多的触发器,而CPLD有较少的触发器。
D: FPGA适合于设计复杂的时序逻辑,而CPLD适合于组合逻辑
举一反三
- FPGA相比于CPLD优点是? A: FPGA的集成度相比CPLD更高。 B: FPGA相比于CPLD更适合完成复杂的时序逻辑设计。 C: FPGA相比于CPLD更适合完成组合逻辑设计。 D: FPGA的保密性更好。
- CPLD更适合完成各种算法和组合逻辑,FPGA更适合于完成时序逻辑 。
- FPGA更适合完成各种算法和组合逻辑,CPLD更适合于完成时序逻辑。
- 下面关于FPGA与CPLD的描述不正确的是( ) A: FPGA的内部资源更为丰富,能够实现更为复杂的功能 B: CPLD的安全性比FPGA高 C: FPGA必须外加专用配置芯片,CPLD无需配置芯片 D: FPGA的集成度比CPLD低
- CPLD与FPGA的区别有 。 A: 结构不同,CPLD是基于ROM的结构,FPGA是基于RAM的结构。 B: 速度不同,CPLD的速度高,FPGA的速度低; C: 集成度不同,CPLD的集成规模小,FPGA的集成规模大; D: 单元功能不同,CPLD的单元功能强,FPGA的单元功能弱;