FPGA更适合完成各种算法和组合逻辑,CPLD更适合于完成时序逻辑。
举一反三
- FPGA更适合完成各种算法和组合逻辑,CPLD更适合于完成时序逻辑。
- FPGA更适合完成各种算法和组合逻辑,CPLD更适合于完成时序逻辑。 A: 正确 B: 错误
- FPGA相比于CPLD优点是? A: FPGA的集成度相比CPLD更高。 B: FPGA相比于CPLD更适合完成复杂的时序逻辑设计。 C: FPGA相比于CPLD更适合完成组合逻辑设计。 D: FPGA的保密性更好。
- cpld更适合组合逻辑设计,基于乘积项结构;fpga更适合时序逻辑设计,基于查找表结构.
- CPLD与FPGA的区别有 。 A: 每个门的功耗CPLD高,FPGA低。 B: CPLD管脚-管脚的延时是确定的,FPGA的是不确定的; C: FPGA有较多的触发器,而CPLD有较少的触发器。 D: FPGA适合于设计复杂的时序逻辑,而CPLD适合于组合逻辑