下列关于地址锁存接口芯片原理的描述中______是错误的。
A: 74373由8个负边沿触发的D触发器和8个负逻辑控制的三态门电路组成
B: 在74373LE端施加一个负脉冲触发信号后,8个D触发器都可完成一次“接通-锁存-隔离”的操作
C: 80C51的ALE引脚是专为地址锁存设计的,其输出脉冲可用作74373的触发信号
D: 执行片外RAM写指令后,74373的输出端上为低8位地址,输入端则是8位数据
A: 74373由8个负边沿触发的D触发器和8个负逻辑控制的三态门电路组成
B: 在74373LE端施加一个负脉冲触发信号后,8个D触发器都可完成一次“接通-锁存-隔离”的操作
C: 80C51的ALE引脚是专为地址锁存设计的,其输出脉冲可用作74373的触发信号
D: 执行片外RAM写指令后,74373的输出端上为低8位地址,输入端则是8位数据
举一反三
- 地址锁存器74373的工作原理:当G =()时,内部锁存器输出端的数据被锁存;如果/OE =()时,输出端的三态门打开,锁存的数据允许输出。(仅限填写0、1)
- 下列触发器中没有约束条件的是( ) A: SR锁存器 B: 脉冲触发SR触发器 C: 电平触发SR触发器 D: 边沿D触发器
- 施密特触发器属于 型电路。 A: 锁存器 B: 电平触发 C: 边沿触发 D: 脉冲触发
- 施密特触发器属于 型电路。 A: 电平触发 B: 边沿触发 C: 脉冲触发 D: 锁存器
- 下图是什么触发器的逻辑符号? A: 高电平有效的RS锁存器 B: 边沿触发的SR触发器 C: 脉冲触发的SR触发器 D: 电平触发的SR触发器