再HDL仿真器中,通常把不考虑硬件延时的仿真称为时序仿真。
A: 正确
B: 错误
A: 正确
B: 错误
举一反三
- 再HDL仿真器中,通常把不考虑硬件延时的仿真称为时序仿真。
- 采用仿真器进行的不考虑器件的硬件特征的仿真称为 A: 时序仿真 B: 功能仿真 C: 后仿真 D: 硬件测试
- 基于EDA软件的FPGA/CPLD设计流程, 以下流程中正确的是_______。 A: 原理图/HDL文本输入→适配→综合→时序仿真→编程下载→功能仿真→硬件测试 B: 原理图/HDL文本输入→功能仿真→综合→时序仿真→编程下载→适配→硬件测试 C: 原理图/HDL文本输入→功能仿真→综合→适配→时序仿真→编程下载→硬件测试 D: 原理图/HDL文本输入→适配→时序仿真→编程下载→功能仿真→综合→硬件测试
- 软件仿真器只能仿真程序逻辑上是否正确,不能仿真时序() A: 正确 B: 错误
- 将布线器/适配器所产生的VHDL网表文件送到VHDL仿真器中所进行的仿真,称为() A: 行为仿真 B: 功能仿真 C: 时序仿真