再HDL仿真器中,通常把不考虑硬件延时的仿真称为时序仿真。
错
举一反三
- 再HDL仿真器中,通常把不考虑硬件延时的仿真称为时序仿真。 A: 正确 B: 错误
- 采用仿真器进行的不考虑器件的硬件特征的仿真称为 A: 时序仿真 B: 功能仿真 C: 后仿真 D: 硬件测试
- 基于EDA软件的FPGA/CPLD设计流程, 以下流程中正确的是_______。 A: 原理图/HDL文本输入→适配→综合→时序仿真→编程下载→功能仿真→硬件测试 B: 原理图/HDL文本输入→功能仿真→综合→时序仿真→编程下载→适配→硬件测试 C: 原理图/HDL文本输入→功能仿真→综合→适配→时序仿真→编程下载→硬件测试 D: 原理图/HDL文本输入→适配→时序仿真→编程下载→功能仿真→综合→硬件测试
- 将布线器/适配器所产生的VHDL网表文件送到VHDL仿真器中所进行的仿真,称为() A: 行为仿真 B: 功能仿真 C: 时序仿真
- 按仿真电路描述级别的不同,HDL仿真器分为()仿真、()仿真、()仿真和门级仿真。
内容
- 0
功能仿真和时序仿真的的叙述不正确的是() A: 功能仿真不考虑时序问题 B: 进行功能仿真时需要生成功能仿真网表文件 C: 进行时序仿真时不需要选择器件 D: 时序仿真会考虑器件延时特性
- 1
下列哪个流程是正确的基于EDA软件的FPGA / CPLD设计流程 A: 原理图/HDL文本输入→适配→综合→功能仿真→时序仿真→编程下载→硬件测试 B: 原理图/HDL文本输入→功能仿真→综合→适配→时序仿真→编程下载→硬件测试 C: 原理图/HDL文本输入→功能仿真→综合→编程下载→适配→硬件测试 D: 原理图/HDL文本输入→功能仿真→适配→编程下载→综合→硬件测试
- 2
按仿真电路描述级别的不同,HDL仿真器分为( )。 A: 系统级仿真 B: 行为级仿真 C: RTL级仿真 D: 门级仿真
- 3
仿真器属于硬件仿真方式。
- 4
设计验证包括行为仿真、功能仿真、时序仿真和硬件仿真 / 器件测试。