Verilog中case语句属于( )语句。
A: 行为级
B: 门级
C: 数据流级
D: 开关级
A: 行为级
B: 门级
C: 数据流级
D: 开关级
举一反三
- Verilog HDL的描述电路的方式有 。 A: 行为或算法级 B: 数据流级 C: 门级 D: 开关级
- 在Verilog建模的过程中,实际电路可分为5个不同级别的抽象,其级别由低到高的顺序是? A: 开关级、门级、算法级、寄存器级、系统级 B: 开关级、门级、寄存器级、算法级、系统级 C: 门级、开关级、寄存器级、算法级、系统级 D: 门级、开关级、算法级、寄存器级、系统级
- Verilog可以实现什么级别的描述() A: 系统级 B: 门级 C: RTL级 D: 门级和RTL级
- Verilog语言可以实现哪一层次的描述() A: RTL级 B: 算法级 C: 门级 D: RTL级和门级
- 下列选项( )属于Verilog HDL语言设计建模的基本描述方式。 A: 行为级描述方式 B: 数据流描述方式 C: 结构化描述方式 D: 门级建模