关注微信公众号《课帮忙》查题 关注微信公众号《课帮忙》查题 关注微信公众号《课帮忙》查题 关注微信公众号《课帮忙》查题 关注微信公众号《课帮忙》查题 关注微信公众号《课帮忙》查题 公告:维护QQ群:833371870,欢迎加入!公告:维护QQ群:833371870,欢迎加入!公告:维护QQ群:833371870,欢迎加入! 2021-04-14 由于组合逻辑函数均可以写成最小项之和的形式,而存储器的数据输出端与地址输入端之间可以写成最小项之和形式,所以,可以用存储器设计组合逻辑电路 由于组合逻辑函数均可以写成最小项之和的形式,而存储器的数据输出端与地址输入端之间可以写成最小项之和形式,所以,可以用存储器设计组合逻辑电路 答案: 查看 举一反三 任意逻辑函数总可以写成最小项之和的形式。 任一逻辑函数都可以写成最小项之和形式。 将下列逻辑函数写成最小项之和的形式 用PLA实现组合逻辑时应将函数 ;而用ROM实现组合逻辑时不对函数作任何化简。 A: 列出真值表 B: 写成最小项之和 C: 进行化简 D: 写成最大项之和 用PLA实现组合逻辑时应将函数;而用ROM实现组合逻辑时不对函数作任何化简。 A: 列出真值表 B: 进行化简 C: 写成最大项之和 D: 写成最小项之和